Attempt to fix incorrect colours on some BGR displays
[qemu] / target-sparc / cpu.h
1 #ifndef CPU_SPARC_H
2 #define CPU_SPARC_H
3
4 #include "config.h"
5
6 #if !defined(TARGET_SPARC64)
7 #define TARGET_LONG_BITS 32
8 #define TARGET_FPREGS 32
9 #define TARGET_PAGE_BITS 12 /* 4k */
10 #else
11 #define TARGET_LONG_BITS 64
12 #define TARGET_FPREGS 64
13 #define TARGET_PAGE_BITS 12 /* XXX */
14 #endif
15
16 #define TARGET_PHYS_ADDR_BITS 64
17
18 #include "cpu-defs.h"
19
20 #include "softfloat.h"
21
22 #define TARGET_HAS_ICE 1
23
24 #if !defined(TARGET_SPARC64)
25 #define ELF_MACHINE     EM_SPARC
26 #else
27 #define ELF_MACHINE     EM_SPARCV9
28 #endif
29
30 /*#define EXCP_INTERRUPT 0x100*/
31
32 /* trap definitions */
33 #ifndef TARGET_SPARC64
34 #define TT_TFAULT   0x01
35 #define TT_ILL_INSN 0x02
36 #define TT_PRIV_INSN 0x03
37 #define TT_NFPU_INSN 0x04
38 #define TT_WIN_OVF  0x05
39 #define TT_WIN_UNF  0x06 
40 #define TT_UNALIGNED 0x07
41 #define TT_FP_EXCP  0x08
42 #define TT_DFAULT   0x09
43 #define TT_TOVF     0x0a
44 #define TT_EXTINT   0x10
45 #define TT_CODE_ACCESS 0x21
46 #define TT_DATA_ACCESS 0x29
47 #define TT_DIV_ZERO 0x2a
48 #define TT_NCP_INSN 0x24
49 #define TT_TRAP     0x80
50 #else
51 #define TT_TFAULT   0x08
52 #define TT_TMISS    0x09
53 #define TT_CODE_ACCESS 0x0a
54 #define TT_ILL_INSN 0x10
55 #define TT_PRIV_INSN 0x11
56 #define TT_NFPU_INSN 0x20
57 #define TT_FP_EXCP  0x21
58 #define TT_TOVF     0x23
59 #define TT_CLRWIN   0x24
60 #define TT_DIV_ZERO 0x28
61 #define TT_DFAULT   0x30
62 #define TT_DMISS    0x31
63 #define TT_DATA_ACCESS 0x32
64 #define TT_DPROT    0x33
65 #define TT_UNALIGNED 0x34
66 #define TT_PRIV_ACT 0x37
67 #define TT_EXTINT   0x40
68 #define TT_SPILL    0x80
69 #define TT_FILL     0xc0
70 #define TT_WOTHER   0x10
71 #define TT_TRAP     0x100
72 #endif
73
74 #define PSR_NEG   (1<<23)
75 #define PSR_ZERO  (1<<22)
76 #define PSR_OVF   (1<<21)
77 #define PSR_CARRY (1<<20)
78 #define PSR_ICC   (PSR_NEG|PSR_ZERO|PSR_OVF|PSR_CARRY)
79 #define PSR_EF    (1<<12)
80 #define PSR_PIL   0xf00
81 #define PSR_S     (1<<7)
82 #define PSR_PS    (1<<6)
83 #define PSR_ET    (1<<5)
84 #define PSR_CWP   0x1f
85
86 /* Trap base register */
87 #define TBR_BASE_MASK 0xfffff000
88
89 #if defined(TARGET_SPARC64)
90 #define PS_IG    (1<<11)
91 #define PS_MG    (1<<10)
92 #define PS_RED   (1<<5)
93 #define PS_PEF   (1<<4)
94 #define PS_AM    (1<<3)
95 #define PS_PRIV  (1<<2)
96 #define PS_IE    (1<<1)
97 #define PS_AG    (1<<0)
98
99 #define FPRS_FEF (1<<2)
100 #endif
101
102 /* Fcc */
103 #define FSR_RD1        (1<<31)
104 #define FSR_RD0        (1<<30)
105 #define FSR_RD_MASK    (FSR_RD1 | FSR_RD0)
106 #define FSR_RD_NEAREST 0
107 #define FSR_RD_ZERO    FSR_RD0
108 #define FSR_RD_POS     FSR_RD1
109 #define FSR_RD_NEG     (FSR_RD1 | FSR_RD0)
110
111 #define FSR_NVM   (1<<27)
112 #define FSR_OFM   (1<<26)
113 #define FSR_UFM   (1<<25)
114 #define FSR_DZM   (1<<24)
115 #define FSR_NXM   (1<<23)
116 #define FSR_TEM_MASK (FSR_NVM | FSR_OFM | FSR_UFM | FSR_DZM | FSR_NXM)
117
118 #define FSR_NVA   (1<<9)
119 #define FSR_OFA   (1<<8)
120 #define FSR_UFA   (1<<7)
121 #define FSR_DZA   (1<<6)
122 #define FSR_NXA   (1<<5)
123 #define FSR_AEXC_MASK (FSR_NVA | FSR_OFA | FSR_UFA | FSR_DZA | FSR_NXA)
124
125 #define FSR_NVC   (1<<4)
126 #define FSR_OFC   (1<<3)
127 #define FSR_UFC   (1<<2)
128 #define FSR_DZC   (1<<1)
129 #define FSR_NXC   (1<<0)
130 #define FSR_CEXC_MASK (FSR_NVC | FSR_OFC | FSR_UFC | FSR_DZC | FSR_NXC)
131
132 #define FSR_FTT2   (1<<16)
133 #define FSR_FTT1   (1<<15)
134 #define FSR_FTT0   (1<<14)
135 #define FSR_FTT_MASK (FSR_FTT2 | FSR_FTT1 | FSR_FTT0)
136 #define FSR_FTT_IEEE_EXCP (1 << 14)
137 #define FSR_FTT_UNIMPFPOP (3 << 14)
138 #define FSR_FTT_SEQ_ERROR (4 << 14)
139 #define FSR_FTT_INVAL_FPR (6 << 14)
140
141 #define FSR_FCC1  (1<<11)
142 #define FSR_FCC0  (1<<10)
143
144 /* MMU */
145 #define MMU_E     (1<<0)
146 #define MMU_NF    (1<<1)
147
148 #define PTE_ENTRYTYPE_MASK 3
149 #define PTE_ACCESS_MASK    0x1c
150 #define PTE_ACCESS_SHIFT   2
151 #define PTE_PPN_SHIFT      7
152 #define PTE_ADDR_MASK      0xffffff00
153
154 #define PG_ACCESSED_BIT 5
155 #define PG_MODIFIED_BIT 6
156 #define PG_CACHE_BIT    7
157
158 #define PG_ACCESSED_MASK (1 << PG_ACCESSED_BIT)
159 #define PG_MODIFIED_MASK (1 << PG_MODIFIED_BIT)
160 #define PG_CACHE_MASK    (1 << PG_CACHE_BIT)
161
162 /* 2 <= NWINDOWS <= 32. In QEMU it must also be a power of two. */
163 #define NWINDOWS  8
164
165 typedef struct sparc_def_t sparc_def_t;
166
167 typedef struct CPUSPARCState {
168     target_ulong gregs[8]; /* general registers */
169     target_ulong *regwptr; /* pointer to current register window */
170     float32 fpr[TARGET_FPREGS];  /* floating point registers */
171     target_ulong pc;       /* program counter */
172     target_ulong npc;      /* next program counter */
173     target_ulong y;        /* multiply/divide register */
174     uint32_t psr;      /* processor state register */
175     target_ulong fsr;      /* FPU state register */
176     uint32_t cwp;      /* index of current register window (extracted
177                           from PSR) */
178     uint32_t wim;      /* window invalid mask */
179     target_ulong tbr;  /* trap base register */
180     int      psrs;     /* supervisor mode (extracted from PSR) */
181     int      psrps;    /* previous supervisor mode */
182     int      psret;    /* enable traps */
183     uint32_t psrpil;   /* interrupt level */
184     int      psref;    /* enable fpu */
185     target_ulong version;
186     jmp_buf  jmp_env;
187     int user_mode_only;
188     int exception_index;
189     int interrupt_index;
190     int interrupt_request;
191     int halted;
192     /* NOTE: we allow 8 more registers to handle wrapping */
193     target_ulong regbase[NWINDOWS * 16 + 8];
194
195     CPU_COMMON
196
197     /* MMU regs */
198 #if defined(TARGET_SPARC64)
199     uint64_t lsu;
200 #define DMMU_E 0x8
201 #define IMMU_E 0x4
202     uint64_t immuregs[16];
203     uint64_t dmmuregs[16];
204     uint64_t itlb_tag[64];
205     uint64_t itlb_tte[64];
206     uint64_t dtlb_tag[64];
207     uint64_t dtlb_tte[64];
208 #else
209     uint32_t mmuregs[16];
210 #endif
211     /* temporary float registers */
212     float32 ft0, ft1;
213     float64 dt0, dt1;
214     float_status fp_status;
215 #if defined(TARGET_SPARC64)
216 #define MAXTL 4
217     uint64_t t0, t1, t2;
218     uint64_t tpc[MAXTL];
219     uint64_t tnpc[MAXTL];
220     uint64_t tstate[MAXTL];
221     uint32_t tt[MAXTL];
222     uint32_t xcc;               /* Extended integer condition codes */
223     uint32_t asi;
224     uint32_t pstate;
225     uint32_t tl;
226     uint32_t cansave, canrestore, otherwin, wstate, cleanwin;
227     uint64_t agregs[8]; /* alternate general registers */
228     uint64_t bgregs[8]; /* backup for normal global registers */
229     uint64_t igregs[8]; /* interrupt general registers */
230     uint64_t mgregs[8]; /* mmu general registers */
231     uint64_t fprs;
232     uint64_t tick_cmpr, stick_cmpr;
233     void *tick, *stick;
234     uint64_t gsr;
235     uint32_t gl; // UA2005
236     /* UA 2005 hyperprivileged registers */
237     uint64_t hpstate, htstate[MAXTL], hintp, htba, hver, hstick_cmpr, ssr;
238     void *hstick; // UA 2005
239 #endif
240 #if !defined(TARGET_SPARC64) && !defined(reg_T2)
241     target_ulong t2;
242 #endif
243 } CPUSPARCState;
244 #if defined(TARGET_SPARC64)
245 #define GET_FSR32(env) (env->fsr & 0xcfc1ffff)
246 #define PUT_FSR32(env, val) do { uint32_t _tmp = val;                   \
247         env->fsr = (_tmp & 0xcfc1c3ff) | (env->fsr & 0x3f00000000ULL);  \
248     } while (0)
249 #define GET_FSR64(env) (env->fsr & 0x3fcfc1ffffULL)
250 #define PUT_FSR64(env, val) do { uint64_t _tmp = val;   \
251         env->fsr = _tmp & 0x3fcfc1c3ffULL;              \
252     } while (0)
253 #else
254 #define GET_FSR32(env) (env->fsr)
255 #define PUT_FSR32(env, val) do { uint32_t _tmp = val;                   \
256         env->fsr = (_tmp & 0xcfc1dfff) | (env->fsr & 0x000e0000);       \
257     } while (0)
258 #endif
259
260 CPUSPARCState *cpu_sparc_init(void);
261 int cpu_sparc_exec(CPUSPARCState *s);
262 int cpu_sparc_close(CPUSPARCState *s);
263 int sparc_find_by_name (const unsigned char *name, const sparc_def_t **def);
264 void sparc_cpu_list (FILE *f, int (*cpu_fprintf)(FILE *f, const char *fmt,
265                                                  ...));
266 int cpu_sparc_register (CPUSPARCState *env, const sparc_def_t *def);
267
268 #define GET_PSR(env) (env->version | (env->psr & PSR_ICC) |             \
269                       (env->psref? PSR_EF : 0) |                        \
270                       (env->psrpil << 8) |                              \
271                       (env->psrs? PSR_S : 0) |                          \
272                       (env->psrps? PSR_PS : 0) |                        \
273                       (env->psret? PSR_ET : 0) | env->cwp)
274
275 #ifndef NO_CPU_IO_DEFS
276 void cpu_set_cwp(CPUSPARCState *env1, int new_cwp);
277 #endif
278
279 #define PUT_PSR(env, val) do { int _tmp = val;                          \
280         env->psr = _tmp & PSR_ICC;                                      \
281         env->psref = (_tmp & PSR_EF)? 1 : 0;                            \
282         env->psrpil = (_tmp & PSR_PIL) >> 8;                            \
283         env->psrs = (_tmp & PSR_S)? 1 : 0;                              \
284         env->psrps = (_tmp & PSR_PS)? 1 : 0;                            \
285         env->psret = (_tmp & PSR_ET)? 1 : 0;                            \
286         cpu_set_cwp(env, _tmp & PSR_CWP);                               \
287     } while (0)
288
289 #ifdef TARGET_SPARC64
290 #define GET_CCR(env) ((env->xcc << 4) | (env->psr & PSR_ICC))
291 #define PUT_CCR(env, val) do { int _tmp = val;                          \
292         env->xcc = _tmp >> 4;                                           \
293         env->psr = (_tmp & 0xf) << 20;                                  \
294     } while (0)
295 #endif
296
297 int cpu_sparc_signal_handler(int host_signum, void *pinfo, void *puc);
298 void raise_exception(int tt);
299 void do_unassigned_access(target_phys_addr_t addr, int is_write, int is_exec,
300                           int is_asi);
301 void do_tick_set_count(void *opaque, uint64_t count);
302 uint64_t do_tick_get_count(void *opaque);
303 void do_tick_set_limit(void *opaque, uint64_t limit);
304
305 #define CPUState CPUSPARCState
306 #define cpu_init cpu_sparc_init
307 #define cpu_exec cpu_sparc_exec
308 #define cpu_gen_code cpu_sparc_gen_code
309 #define cpu_signal_handler cpu_sparc_signal_handler
310
311 #include "cpu-all.h"
312
313 #endif