fix I2C slave addressing
[qemu] / hw / omap1.c
1 /*
2  * TI OMAP processors emulation.
3  *
4  * Copyright (C) 2006-2008 Andrzej Zaborowski  <balrog@zabor.org>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 or
9  * (at your option) version 3 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
19  */
20 #include "hw.h"
21 #include "arm-misc.h"
22 #include "omap.h"
23 #include "sysemu.h"
24 #include "qemu-timer.h"
25 #include "qemu-char.h"
26 #include "soc_dma.h"
27 /* We use pc-style serial ports.  */
28 #include "pc.h"
29
30 /* Should signal the TCMI/GPMC */
31 uint32_t omap_badwidth_read8(void *opaque, target_phys_addr_t addr)
32 {
33     uint8_t ret;
34
35     OMAP_8B_REG(addr);
36     cpu_physical_memory_read(addr, (void *) &ret, 1);
37     return ret;
38 }
39
40 void omap_badwidth_write8(void *opaque, target_phys_addr_t addr,
41                 uint32_t value)
42 {
43     uint8_t val8 = value;
44
45     OMAP_8B_REG(addr);
46     cpu_physical_memory_write(addr, (void *) &val8, 1);
47 }
48
49 uint32_t omap_badwidth_read16(void *opaque, target_phys_addr_t addr)
50 {
51     uint16_t ret;
52
53     OMAP_16B_REG(addr);
54     cpu_physical_memory_read(addr, (void *) &ret, 2);
55     return ret;
56 }
57
58 void omap_badwidth_write16(void *opaque, target_phys_addr_t addr,
59                 uint32_t value)
60 {
61     uint16_t val16 = value;
62
63     OMAP_16B_REG(addr);
64     cpu_physical_memory_write(addr, (void *) &val16, 2);
65 }
66
67 uint32_t omap_badwidth_read32(void *opaque, target_phys_addr_t addr)
68 {
69     uint32_t ret;
70
71     OMAP_32B_REG(addr);
72     cpu_physical_memory_read(addr, (void *) &ret, 4);
73     return ret;
74 }
75
76 void omap_badwidth_write32(void *opaque, target_phys_addr_t addr,
77                 uint32_t value)
78 {
79     OMAP_32B_REG(addr);
80     cpu_physical_memory_write(addr, (void *) &value, 4);
81 }
82
83 /* Interrupt Handlers */
84 struct omap_intr_handler_bank_s {
85     uint32_t irqs;
86     uint32_t inputs;
87     uint32_t mask;
88     uint32_t fiq;
89     uint32_t sens_edge;
90     uint32_t swi;
91     unsigned char priority[32];
92 };
93
94 struct omap_intr_handler_s {
95     qemu_irq *pins;
96     qemu_irq parent_intr[2];
97     unsigned char nbanks;
98     int level_only;
99     uint8_t revision;
100
101     /* state */
102     uint32_t new_agr[2];
103     int sir_intr[2];
104     int autoidle;
105     uint32_t mask;
106     struct omap_intr_handler_bank_s bank[];
107 };
108
109 static void omap_inth_sir_update(struct omap_intr_handler_s *s, int is_fiq)
110 {
111     int i, j, sir_intr, p_intr, p, f;
112     uint32_t level;
113     sir_intr = 0;
114     p_intr = 255;
115
116     /* Find the interrupt line with the highest dynamic priority.
117      * Note: 0 denotes the hightest priority.
118      * If all interrupts have the same priority, the default order is IRQ_N,
119      * IRQ_N-1,...,IRQ_0. */
120     for (j = 0; j < s->nbanks; ++j) {
121         level = s->bank[j].irqs & ~s->bank[j].mask &
122                 (is_fiq ? s->bank[j].fiq : ~s->bank[j].fiq);
123         for (f = ffs(level), i = f - 1, level >>= f - 1; f; i += f,
124                         level >>= f) {
125             p = s->bank[j].priority[i];
126             if (p <= p_intr) {
127                 p_intr = p;
128                 sir_intr = 32 * j + i;
129             }
130             f = ffs(level >> 1);
131         }
132     }
133     s->sir_intr[is_fiq] = sir_intr;
134 }
135
136 static inline void omap_inth_update(struct omap_intr_handler_s *s, int is_fiq)
137 {
138     int i;
139     uint32_t has_intr = 0;
140
141     for (i = 0; i < s->nbanks; ++i)
142         has_intr |= s->bank[i].irqs & ~s->bank[i].mask &
143                 (is_fiq ? s->bank[i].fiq : ~s->bank[i].fiq);
144
145     if (s->new_agr[is_fiq] & has_intr & s->mask) {
146         s->new_agr[is_fiq] = 0;
147         omap_inth_sir_update(s, is_fiq);
148         qemu_set_irq(s->parent_intr[is_fiq], 1);
149     }
150 }
151
152 #define INT_FALLING_EDGE        0
153 #define INT_LOW_LEVEL           1
154
155 static void omap_set_intr(void *opaque, int irq, int req)
156 {
157     struct omap_intr_handler_s *ih = (struct omap_intr_handler_s *) opaque;
158     uint32_t rise;
159
160     struct omap_intr_handler_bank_s *bank = &ih->bank[irq >> 5];
161     int n = irq & 31;
162
163     if (req) {
164         rise = ~bank->irqs & (1 << n);
165         if (~bank->sens_edge & (1 << n))
166             rise &= ~bank->inputs;
167
168         bank->inputs |= (1 << n);
169         if (rise) {
170             bank->irqs |= rise;
171             omap_inth_update(ih, 0);
172             omap_inth_update(ih, 1);
173         }
174     } else {
175         rise = bank->sens_edge & bank->irqs & (1 << n);
176         bank->irqs &= ~rise;
177         bank->inputs &= ~(1 << n);
178     }
179 }
180
181 /* Simplified version with no edge detection */
182 static void omap_set_intr_noedge(void *opaque, int irq, int req)
183 {
184     struct omap_intr_handler_s *ih = (struct omap_intr_handler_s *) opaque;
185     uint32_t rise;
186
187     struct omap_intr_handler_bank_s *bank = &ih->bank[irq >> 5];
188     int n = irq & 31;
189
190     if (req) {
191         rise = ~bank->inputs & (1 << n);
192         if (rise) {
193             bank->irqs |= bank->inputs |= rise;
194             omap_inth_update(ih, 0);
195             omap_inth_update(ih, 1);
196         }
197     } else
198         bank->irqs = (bank->inputs &= ~(1 << n)) | bank->swi;
199 }
200
201 static uint32_t omap_inth_read(void *opaque, target_phys_addr_t addr)
202 {
203     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *) opaque;
204     int i, offset = addr;
205     int bank_no = offset >> 8;
206     int line_no;
207     struct omap_intr_handler_bank_s *bank = &s->bank[bank_no];
208     offset &= 0xff;
209
210     switch (offset) {
211     case 0x00:  /* ITR */
212         return bank->irqs;
213
214     case 0x04:  /* MIR */
215         return bank->mask;
216
217     case 0x10:  /* SIR_IRQ_CODE */
218     case 0x14:  /* SIR_FIQ_CODE */
219         if (bank_no != 0)
220             break;
221         line_no = s->sir_intr[(offset - 0x10) >> 2];
222         bank = &s->bank[line_no >> 5];
223         i = line_no & 31;
224         if (((bank->sens_edge >> i) & 1) == INT_FALLING_EDGE)
225             bank->irqs &= ~(1 << i);
226         return line_no;
227
228     case 0x18:  /* CONTROL_REG */
229         if (bank_no != 0)
230             break;
231         return 0;
232
233     case 0x1c:  /* ILR0 */
234     case 0x20:  /* ILR1 */
235     case 0x24:  /* ILR2 */
236     case 0x28:  /* ILR3 */
237     case 0x2c:  /* ILR4 */
238     case 0x30:  /* ILR5 */
239     case 0x34:  /* ILR6 */
240     case 0x38:  /* ILR7 */
241     case 0x3c:  /* ILR8 */
242     case 0x40:  /* ILR9 */
243     case 0x44:  /* ILR10 */
244     case 0x48:  /* ILR11 */
245     case 0x4c:  /* ILR12 */
246     case 0x50:  /* ILR13 */
247     case 0x54:  /* ILR14 */
248     case 0x58:  /* ILR15 */
249     case 0x5c:  /* ILR16 */
250     case 0x60:  /* ILR17 */
251     case 0x64:  /* ILR18 */
252     case 0x68:  /* ILR19 */
253     case 0x6c:  /* ILR20 */
254     case 0x70:  /* ILR21 */
255     case 0x74:  /* ILR22 */
256     case 0x78:  /* ILR23 */
257     case 0x7c:  /* ILR24 */
258     case 0x80:  /* ILR25 */
259     case 0x84:  /* ILR26 */
260     case 0x88:  /* ILR27 */
261     case 0x8c:  /* ILR28 */
262     case 0x90:  /* ILR29 */
263     case 0x94:  /* ILR30 */
264     case 0x98:  /* ILR31 */
265         i = (offset - 0x1c) >> 2;
266         return (bank->priority[i] << 2) |
267                 (((bank->sens_edge >> i) & 1) << 1) |
268                 ((bank->fiq >> i) & 1);
269
270     case 0x9c:  /* ISR */
271         return 0x00000000;
272
273     }
274     OMAP_BAD_REG(addr);
275     return 0;
276 }
277
278 static void omap_inth_write(void *opaque, target_phys_addr_t addr,
279                 uint32_t value)
280 {
281     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *) opaque;
282     int i, offset = addr;
283     int bank_no = offset >> 8;
284     struct omap_intr_handler_bank_s *bank = &s->bank[bank_no];
285     offset &= 0xff;
286
287     switch (offset) {
288     case 0x00:  /* ITR */
289         /* Important: ignore the clearing if the IRQ is level-triggered and
290            the input bit is 1 */
291         bank->irqs &= value | (bank->inputs & bank->sens_edge);
292         return;
293
294     case 0x04:  /* MIR */
295         bank->mask = value;
296         omap_inth_update(s, 0);
297         omap_inth_update(s, 1);
298         return;
299
300     case 0x10:  /* SIR_IRQ_CODE */
301     case 0x14:  /* SIR_FIQ_CODE */
302         OMAP_RO_REG(addr);
303         break;
304
305     case 0x18:  /* CONTROL_REG */
306         if (bank_no != 0)
307             break;
308         if (value & 2) {
309             qemu_set_irq(s->parent_intr[1], 0);
310             s->new_agr[1] = ~0;
311             omap_inth_update(s, 1);
312         }
313         if (value & 1) {
314             qemu_set_irq(s->parent_intr[0], 0);
315             s->new_agr[0] = ~0;
316             omap_inth_update(s, 0);
317         }
318         return;
319
320     case 0x1c:  /* ILR0 */
321     case 0x20:  /* ILR1 */
322     case 0x24:  /* ILR2 */
323     case 0x28:  /* ILR3 */
324     case 0x2c:  /* ILR4 */
325     case 0x30:  /* ILR5 */
326     case 0x34:  /* ILR6 */
327     case 0x38:  /* ILR7 */
328     case 0x3c:  /* ILR8 */
329     case 0x40:  /* ILR9 */
330     case 0x44:  /* ILR10 */
331     case 0x48:  /* ILR11 */
332     case 0x4c:  /* ILR12 */
333     case 0x50:  /* ILR13 */
334     case 0x54:  /* ILR14 */
335     case 0x58:  /* ILR15 */
336     case 0x5c:  /* ILR16 */
337     case 0x60:  /* ILR17 */
338     case 0x64:  /* ILR18 */
339     case 0x68:  /* ILR19 */
340     case 0x6c:  /* ILR20 */
341     case 0x70:  /* ILR21 */
342     case 0x74:  /* ILR22 */
343     case 0x78:  /* ILR23 */
344     case 0x7c:  /* ILR24 */
345     case 0x80:  /* ILR25 */
346     case 0x84:  /* ILR26 */
347     case 0x88:  /* ILR27 */
348     case 0x8c:  /* ILR28 */
349     case 0x90:  /* ILR29 */
350     case 0x94:  /* ILR30 */
351     case 0x98:  /* ILR31 */
352         i = (offset - 0x1c) >> 2;
353         bank->priority[i] = (value >> 2) & 0x1f;
354         bank->sens_edge &= ~(1 << i);
355         bank->sens_edge |= ((value >> 1) & 1) << i;
356         bank->fiq &= ~(1 << i);
357         bank->fiq |= (value & 1) << i;
358         return;
359
360     case 0x9c:  /* ISR */
361         for (i = 0; i < 32; i ++)
362             if (value & (1 << i)) {
363                 omap_set_intr(s, 32 * bank_no + i, 1);
364                 return;
365             }
366         return;
367     }
368     OMAP_BAD_REG(addr);
369 }
370
371 static CPUReadMemoryFunc *omap_inth_readfn[] = {
372     omap_badwidth_read32,
373     omap_badwidth_read32,
374     omap_inth_read,
375 };
376
377 static CPUWriteMemoryFunc *omap_inth_writefn[] = {
378     omap_inth_write,
379     omap_inth_write,
380     omap_inth_write,
381 };
382
383 void omap_inth_reset(struct omap_intr_handler_s *s)
384 {
385     int i;
386
387     for (i = 0; i < s->nbanks; ++i){
388         s->bank[i].irqs = 0x00000000;
389         s->bank[i].mask = 0xffffffff;
390         s->bank[i].sens_edge = 0x00000000;
391         s->bank[i].fiq = 0x00000000;
392         s->bank[i].inputs = 0x00000000;
393         s->bank[i].swi = 0x00000000;
394         memset(s->bank[i].priority, 0, sizeof(s->bank[i].priority));
395
396         if (s->level_only)
397             s->bank[i].sens_edge = 0xffffffff;
398     }
399
400     s->new_agr[0] = ~0;
401     s->new_agr[1] = ~0;
402     s->sir_intr[0] = 0;
403     s->sir_intr[1] = 0;
404     s->autoidle = 0;
405     s->mask = ~0;
406
407     qemu_set_irq(s->parent_intr[0], 0);
408     qemu_set_irq(s->parent_intr[1], 0);
409 }
410
411 static void omap_inth_save_state(QEMUFile *f, void *opaque)
412 {
413     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *)opaque;
414     int i, j;
415     
416     qemu_put_be32(f, s->new_agr[0]);
417     qemu_put_be32(f, s->new_agr[1]);
418     qemu_put_sbe32(f, s->sir_intr[0]);
419     qemu_put_sbe32(f, s->sir_intr[1]);
420     qemu_put_sbe32(f, s->autoidle);
421     qemu_put_be32(f, s->mask);
422     qemu_put_byte(f, s->nbanks);
423     for (i = 0; i < s->nbanks; i++) {
424         qemu_put_be32(f, s->bank[i].irqs);
425         qemu_put_be32(f, s->bank[i].inputs);
426         qemu_put_be32(f, s->bank[i].mask);
427         qemu_put_be32(f, s->bank[i].fiq);
428         qemu_put_be32(f, s->bank[i].sens_edge);
429         qemu_put_be32(f, s->bank[i].swi);
430         for (j = 0; j < 32; j++)
431             qemu_put_byte(f, s->bank[i].priority[j]);
432     }
433 }
434
435 static int omap_inth_load_state(QEMUFile *f, void *opaque, int version_id)
436 {
437     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *)opaque;
438     int i, j;
439     
440     if (version_id)
441         return -EINVAL;
442     
443     s->new_agr[0] = qemu_get_be32(f);
444     s->new_agr[1] = qemu_get_be32(f);
445     s->sir_intr[0] = qemu_get_sbe32(f);
446     s->sir_intr[1] = qemu_get_sbe32(f);
447     s->autoidle = qemu_get_sbe32(f);
448     s->mask = qemu_get_be32(f);
449     if (qemu_get_byte(f) != s->nbanks)
450         return -EINVAL;
451     for (i = 0; i < s->nbanks; i++) {
452         s->bank[i].irqs = qemu_get_be32(f);
453         s->bank[i].inputs = qemu_get_be32(f);
454         s->bank[i].mask = qemu_get_be32(f);
455         s->bank[i].fiq = qemu_get_be32(f);
456         s->bank[i].sens_edge = qemu_get_be32(f);
457         s->bank[i].swi = qemu_get_be32(f);
458         for (j = 0; j < 32; j++)
459             s->bank[i].priority[j] = qemu_get_byte(f);
460     }
461     
462     omap_inth_update(s, 0);
463     omap_inth_update(s, 1);
464     
465     return 0;
466 }
467
468 struct omap_intr_handler_s *omap_inth_init(target_phys_addr_t base,
469                 unsigned long size, unsigned char nbanks, qemu_irq **pins,
470                 qemu_irq parent_irq, qemu_irq parent_fiq, omap_clk clk)
471 {
472     int iomemtype;
473     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *)
474             qemu_mallocz(sizeof(struct omap_intr_handler_s) +
475                             sizeof(struct omap_intr_handler_bank_s) * nbanks);
476
477     s->parent_intr[0] = parent_irq;
478     s->parent_intr[1] = parent_fiq;
479     s->nbanks = nbanks;
480     s->pins = qemu_allocate_irqs(omap_set_intr, s, nbanks * 32);
481     if (pins)
482         *pins = s->pins;
483
484     omap_inth_reset(s);
485
486     iomemtype = cpu_register_io_memory(0, omap_inth_readfn,
487                     omap_inth_writefn, s);
488     cpu_register_physical_memory(base, size, iomemtype);
489
490     register_savevm("omap_inth", -1, 0,
491                     omap_inth_save_state, omap_inth_load_state, s);
492     return s;
493 }
494
495 static uint32_t omap2_inth_read(void *opaque, target_phys_addr_t addr)
496 {
497     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *) opaque;
498     int offset = addr;
499     int bank_no, line_no;
500     struct omap_intr_handler_bank_s *bank = 0;
501
502     if ((offset & 0xf80) == 0x80) {
503         bank_no = (offset & 0x60) >> 5;
504         if (bank_no < s->nbanks) {
505             offset &= ~0x60;
506             bank = &s->bank[bank_no];
507         }
508     }
509
510     switch (offset) {
511     case 0x00:  /* INTC_REVISION */
512         return s->revision;
513
514     case 0x10:  /* INTC_SYSCONFIG */
515         return (s->autoidle >> 2) & 1;
516
517     case 0x14:  /* INTC_SYSSTATUS */
518         return 1;                                               /* RESETDONE */
519
520     case 0x40:  /* INTC_SIR_IRQ */
521         return s->sir_intr[0];
522
523     case 0x44:  /* INTC_SIR_FIQ */
524         return s->sir_intr[1];
525
526     case 0x48:  /* INTC_CONTROL */
527         return (!s->mask) << 2;                                 /* GLOBALMASK */
528
529     case 0x4c:  /* INTC_PROTECTION */
530         return 0;
531
532     case 0x50:  /* INTC_IDLE */
533         return s->autoidle & 3;
534
535     /* Per-bank registers */
536     case 0x80:  /* INTC_ITR */
537         return bank->inputs;
538
539     case 0x84:  /* INTC_MIR */
540         return bank->mask;
541
542     case 0x88:  /* INTC_MIR_CLEAR */
543     case 0x8c:  /* INTC_MIR_SET */
544         return 0;
545
546     case 0x90:  /* INTC_ISR_SET */
547         return bank->swi;
548
549     case 0x94:  /* INTC_ISR_CLEAR */
550         return 0;
551
552     case 0x98:  /* INTC_PENDING_IRQ */
553         return bank->irqs & ~bank->mask & ~bank->fiq;
554
555     case 0x9c:  /* INTC_PENDING_FIQ */
556         return bank->irqs & ~bank->mask & bank->fiq;
557
558     /* Per-line registers */
559     case 0x100 ... 0x300:       /* INTC_ILR */
560         bank_no = (offset - 0x100) >> 7;
561         if (bank_no > s->nbanks)
562             break;
563         bank = &s->bank[bank_no];
564         line_no = (offset & 0x7f) >> 2;
565         return (bank->priority[line_no] << 2) |
566                 ((bank->fiq >> line_no) & 1);
567     }
568     OMAP_BAD_REG(addr);
569     return 0;
570 }
571
572 static void omap2_inth_write(void *opaque, target_phys_addr_t addr,
573                 uint32_t value)
574 {
575     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *) opaque;
576     int offset = addr;
577     int bank_no, line_no;
578     struct omap_intr_handler_bank_s *bank = 0;
579
580     if ((offset & 0xf80) == 0x80) {
581         bank_no = (offset & 0x60) >> 5;
582         if (bank_no < s->nbanks) {
583             offset &= ~0x60;
584             bank = &s->bank[bank_no];
585         }
586     }
587
588     switch (offset) {
589     case 0x10:  /* INTC_SYSCONFIG */
590         s->autoidle &= 4;
591         s->autoidle |= (value & 1) << 2;
592         if (value & 2)                                          /* SOFTRESET */
593             omap_inth_reset(s);
594         return;
595
596     case 0x48:  /* INTC_CONTROL */
597         s->mask = (value & 4) ? 0 : ~0;                         /* GLOBALMASK */
598         if (value & 2) {                                        /* NEWFIQAGR */
599             qemu_set_irq(s->parent_intr[1], 0);
600             s->new_agr[1] = ~0;
601             omap_inth_update(s, 1);
602         }
603         if (value & 1) {                                        /* NEWIRQAGR */
604             qemu_set_irq(s->parent_intr[0], 0);
605             s->new_agr[0] = ~0;
606             omap_inth_update(s, 0);
607         }
608         return;
609
610     case 0x4c:  /* INTC_PROTECTION */
611         /* TODO: Make a bitmap (or sizeof(char)map) of access privileges
612          * for every register, see Chapter 3 and 4 for privileged mode.  */
613         if (value & 1)
614             fprintf(stderr, "%s: protection mode enable attempt\n",
615                             __FUNCTION__);
616         return;
617
618     case 0x50:  /* INTC_IDLE */
619         s->autoidle &= ~3;
620         s->autoidle |= value & 3;
621         return;
622
623     /* Per-bank registers */
624     case 0x84:  /* INTC_MIR */
625         bank->mask = value;
626         omap_inth_update(s, 0);
627         omap_inth_update(s, 1);
628         return;
629
630     case 0x88:  /* INTC_MIR_CLEAR */
631         bank->mask &= ~value;
632         omap_inth_update(s, 0);
633         omap_inth_update(s, 1);
634         return;
635
636     case 0x8c:  /* INTC_MIR_SET */
637         bank->mask |= value;
638         return;
639
640     case 0x90:  /* INTC_ISR_SET */
641         bank->irqs |= bank->swi |= value;
642         omap_inth_update(s, 0);
643         omap_inth_update(s, 1);
644         return;
645
646     case 0x94:  /* INTC_ISR_CLEAR */
647         bank->swi &= ~value;
648         bank->irqs = bank->swi & bank->inputs;
649         return;
650
651     /* Per-line registers */
652     case 0x100 ... 0x300:       /* INTC_ILR */
653         bank_no = (offset - 0x100) >> 7;
654         if (bank_no > s->nbanks)
655             break;
656         bank = &s->bank[bank_no];
657         line_no = (offset & 0x7f) >> 2;
658         bank->priority[line_no] = (value >> 2) & 0x3f;
659         bank->fiq &= ~(1 << line_no);
660         bank->fiq |= (value & 1) << line_no;
661         return;
662
663     case 0x00:  /* INTC_REVISION */
664     case 0x14:  /* INTC_SYSSTATUS */
665     case 0x40:  /* INTC_SIR_IRQ */
666     case 0x44:  /* INTC_SIR_FIQ */
667     case 0x80:  /* INTC_ITR */
668     case 0x98:  /* INTC_PENDING_IRQ */
669     case 0x9c:  /* INTC_PENDING_FIQ */
670         OMAP_RO_REG(addr);
671         return;
672     }
673     OMAP_BAD_REG(addr);
674 }
675
676 static CPUReadMemoryFunc *omap2_inth_readfn[] = {
677     omap_badwidth_read32,
678     omap_badwidth_read32,
679     omap2_inth_read,
680 };
681
682 static CPUWriteMemoryFunc *omap2_inth_writefn[] = {
683     omap2_inth_write,
684     omap2_inth_write,
685     omap2_inth_write,
686 };
687
688 struct omap_intr_handler_s *omap2_inth_init(
689                 struct omap_mpu_state_s *mpu,
690                 target_phys_addr_t base,
691                 int size, int nbanks, qemu_irq **pins,
692                 qemu_irq parent_irq, qemu_irq parent_fiq,
693                 omap_clk fclk, omap_clk iclk)
694 {
695     int iomemtype;
696     struct omap_intr_handler_s *s = (struct omap_intr_handler_s *)
697             qemu_mallocz(sizeof(struct omap_intr_handler_s) +
698                             sizeof(struct omap_intr_handler_bank_s) * nbanks);
699
700     s->revision = cpu_class_omap3(mpu) ? 0x40 : 0x21;
701     s->parent_intr[0] = parent_irq;
702     s->parent_intr[1] = parent_fiq;
703     s->nbanks = nbanks;
704     s->level_only = 1;
705     s->pins = qemu_allocate_irqs(omap_set_intr_noedge, s, nbanks * 32);
706     if (pins)
707         *pins = s->pins;
708
709     omap_inth_reset(s);
710
711     iomemtype = cpu_register_io_memory(0, omap2_inth_readfn,
712                     omap2_inth_writefn, s);
713     cpu_register_physical_memory(base, size, iomemtype);
714
715     register_savevm("omap_inth", -1, 0,
716                     omap_inth_save_state, omap_inth_load_state, s);
717     return s;
718 }
719
720 /* MPU OS timers */
721 struct omap_mpu_timer_s {
722     qemu_irq irq;
723     omap_clk clk;
724     uint32_t val;
725     int64_t time;
726     QEMUTimer *timer;
727     QEMUBH *tick;
728     int64_t rate;
729     int it_ena;
730
731     int enable;
732     int ptv;
733     int ar;
734     int st;
735     uint32_t reset_val;
736 };
737
738 static inline uint32_t omap_timer_read(struct omap_mpu_timer_s *timer)
739 {
740     uint64_t distance = qemu_get_clock(vm_clock) - timer->time;
741
742     if (timer->st && timer->enable && timer->rate)
743         return timer->val - muldiv64(distance >> (timer->ptv + 1),
744                         timer->rate, ticks_per_sec);
745     else
746         return timer->val;
747 }
748
749 static inline void omap_timer_sync(struct omap_mpu_timer_s *timer)
750 {
751     timer->val = omap_timer_read(timer);
752     timer->time = qemu_get_clock(vm_clock);
753 }
754
755 static inline void omap_timer_update(struct omap_mpu_timer_s *timer)
756 {
757     int64_t expires;
758
759     if (timer->enable && timer->st && timer->rate) {
760         timer->val = timer->reset_val;  /* Should skip this on clk enable */
761         expires = muldiv64((uint64_t) timer->val << (timer->ptv + 1),
762                         ticks_per_sec, timer->rate);
763
764         /* If timer expiry would be sooner than in about 1 ms and
765          * auto-reload isn't set, then fire immediately.  This is a hack
766          * to make systems like PalmOS run in acceptable time.  PalmOS
767          * sets the interval to a very low value and polls the status bit
768          * in a busy loop when it wants to sleep just a couple of CPU
769          * ticks.  */
770         if (expires > (ticks_per_sec >> 10) || timer->ar)
771             qemu_mod_timer(timer->timer, timer->time + expires);
772         else
773             qemu_bh_schedule(timer->tick);
774     } else
775         qemu_del_timer(timer->timer);
776 }
777
778 static void omap_timer_fire(void *opaque)
779 {
780     struct omap_mpu_timer_s *timer = opaque;
781
782     if (!timer->ar) {
783         timer->val = 0;
784         timer->st = 0;
785     }
786
787     if (timer->it_ena)
788         /* Edge-triggered irq */
789         qemu_irq_pulse(timer->irq);
790 }
791
792 static void omap_timer_tick(void *opaque)
793 {
794     struct omap_mpu_timer_s *timer = (struct omap_mpu_timer_s *) opaque;
795
796     omap_timer_sync(timer);
797     omap_timer_fire(timer);
798     omap_timer_update(timer);
799 }
800
801 static void omap_timer_clk_update(void *opaque, int line, int on)
802 {
803     struct omap_mpu_timer_s *timer = (struct omap_mpu_timer_s *) opaque;
804
805     omap_timer_sync(timer);
806     timer->rate = on ? omap_clk_getrate(timer->clk) : 0;
807     omap_timer_update(timer);
808 }
809
810 static void omap_timer_clk_setup(struct omap_mpu_timer_s *timer)
811 {
812     omap_clk_adduser(timer->clk,
813                     qemu_allocate_irqs(omap_timer_clk_update, timer, 1)[0]);
814     timer->rate = omap_clk_getrate(timer->clk);
815 }
816
817 static uint32_t omap_mpu_timer_read(void *opaque, target_phys_addr_t addr)
818 {
819     struct omap_mpu_timer_s *s = (struct omap_mpu_timer_s *) opaque;
820
821     switch (addr) {
822     case 0x00:  /* CNTL_TIMER */
823         return (s->enable << 5) | (s->ptv << 2) | (s->ar << 1) | s->st;
824
825     case 0x04:  /* LOAD_TIM */
826         break;
827
828     case 0x08:  /* READ_TIM */
829         return omap_timer_read(s);
830     }
831
832     OMAP_BAD_REG(addr);
833     return 0;
834 }
835
836 static void omap_mpu_timer_write(void *opaque, target_phys_addr_t addr,
837                 uint32_t value)
838 {
839     struct omap_mpu_timer_s *s = (struct omap_mpu_timer_s *) opaque;
840
841     switch (addr) {
842     case 0x00:  /* CNTL_TIMER */
843         omap_timer_sync(s);
844         s->enable = (value >> 5) & 1;
845         s->ptv = (value >> 2) & 7;
846         s->ar = (value >> 1) & 1;
847         s->st = value & 1;
848         omap_timer_update(s);
849         return;
850
851     case 0x04:  /* LOAD_TIM */
852         s->reset_val = value;
853         return;
854
855     case 0x08:  /* READ_TIM */
856         OMAP_RO_REG(addr);
857         break;
858
859     default:
860         OMAP_BAD_REG(addr);
861     }
862 }
863
864 static CPUReadMemoryFunc *omap_mpu_timer_readfn[] = {
865     omap_badwidth_read32,
866     omap_badwidth_read32,
867     omap_mpu_timer_read,
868 };
869
870 static CPUWriteMemoryFunc *omap_mpu_timer_writefn[] = {
871     omap_badwidth_write32,
872     omap_badwidth_write32,
873     omap_mpu_timer_write,
874 };
875
876 static void omap_mpu_timer_reset(struct omap_mpu_timer_s *s)
877 {
878     qemu_del_timer(s->timer);
879     s->enable = 0;
880     s->reset_val = 31337;
881     s->val = 0;
882     s->ptv = 0;
883     s->ar = 0;
884     s->st = 0;
885     s->it_ena = 1;
886 }
887
888 struct omap_mpu_timer_s *omap_mpu_timer_init(target_phys_addr_t base,
889                 qemu_irq irq, omap_clk clk)
890 {
891     int iomemtype;
892     struct omap_mpu_timer_s *s = (struct omap_mpu_timer_s *)
893             qemu_mallocz(sizeof(struct omap_mpu_timer_s));
894
895     s->irq = irq;
896     s->clk = clk;
897     s->timer = qemu_new_timer(vm_clock, omap_timer_tick, s);
898     s->tick = qemu_bh_new(omap_timer_fire, s);
899     omap_mpu_timer_reset(s);
900     omap_timer_clk_setup(s);
901
902     iomemtype = cpu_register_io_memory(0, omap_mpu_timer_readfn,
903                     omap_mpu_timer_writefn, s);
904     cpu_register_physical_memory(base, 0x100, iomemtype);
905
906     return s;
907 }
908
909 /* Watchdog timer */
910 struct omap_watchdog_timer_s {
911     struct omap_mpu_timer_s timer;
912     uint8_t last_wr;
913     int mode;
914     int free;
915     int reset;
916 };
917
918 static uint32_t omap_wd_timer_read(void *opaque, target_phys_addr_t addr)
919 {
920     struct omap_watchdog_timer_s *s = (struct omap_watchdog_timer_s *) opaque;
921
922     switch (addr) {
923     case 0x00:  /* CNTL_TIMER */
924         return (s->timer.ptv << 9) | (s->timer.ar << 8) |
925                 (s->timer.st << 7) | (s->free << 1);
926
927     case 0x04:  /* READ_TIMER */
928         return omap_timer_read(&s->timer);
929
930     case 0x08:  /* TIMER_MODE */
931         return s->mode << 15;
932     }
933
934     OMAP_BAD_REG(addr);
935     return 0;
936 }
937
938 static void omap_wd_timer_write(void *opaque, target_phys_addr_t addr,
939                 uint32_t value)
940 {
941     struct omap_watchdog_timer_s *s = (struct omap_watchdog_timer_s *) opaque;
942
943     switch (addr) {
944     case 0x00:  /* CNTL_TIMER */
945         omap_timer_sync(&s->timer);
946         s->timer.ptv = (value >> 9) & 7;
947         s->timer.ar = (value >> 8) & 1;
948         s->timer.st = (value >> 7) & 1;
949         s->free = (value >> 1) & 1;
950         omap_timer_update(&s->timer);
951         break;
952
953     case 0x04:  /* LOAD_TIMER */
954         s->timer.reset_val = value & 0xffff;
955         break;
956
957     case 0x08:  /* TIMER_MODE */
958         if (!s->mode && ((value >> 15) & 1))
959             omap_clk_get(s->timer.clk);
960         s->mode |= (value >> 15) & 1;
961         if (s->last_wr == 0xf5) {
962             if ((value & 0xff) == 0xa0) {
963                 if (s->mode) {
964                     s->mode = 0;
965                     omap_clk_put(s->timer.clk);
966                 }
967             } else {
968                 /* XXX: on T|E hardware somehow this has no effect,
969                  * on Zire 71 it works as specified.  */
970                 s->reset = 1;
971                 qemu_system_reset_request();
972             }
973         }
974         s->last_wr = value & 0xff;
975         break;
976
977     default:
978         OMAP_BAD_REG(addr);
979     }
980 }
981
982 static CPUReadMemoryFunc *omap_wd_timer_readfn[] = {
983     omap_badwidth_read16,
984     omap_wd_timer_read,
985     omap_badwidth_read16,
986 };
987
988 static CPUWriteMemoryFunc *omap_wd_timer_writefn[] = {
989     omap_badwidth_write16,
990     omap_wd_timer_write,
991     omap_badwidth_write16,
992 };
993
994 static void omap_wd_timer_reset(struct omap_watchdog_timer_s *s)
995 {
996     qemu_del_timer(s->timer.timer);
997     if (!s->mode)
998         omap_clk_get(s->timer.clk);
999     s->mode = 1;
1000     s->free = 1;
1001     s->reset = 0;
1002     s->timer.enable = 1;
1003     s->timer.it_ena = 1;
1004     s->timer.reset_val = 0xffff;
1005     s->timer.val = 0;
1006     s->timer.st = 0;
1007     s->timer.ptv = 0;
1008     s->timer.ar = 0;
1009     omap_timer_update(&s->timer);
1010 }
1011
1012 struct omap_watchdog_timer_s *omap_wd_timer_init(target_phys_addr_t base,
1013                 qemu_irq irq, omap_clk clk)
1014 {
1015     int iomemtype;
1016     struct omap_watchdog_timer_s *s = (struct omap_watchdog_timer_s *)
1017             qemu_mallocz(sizeof(struct omap_watchdog_timer_s));
1018
1019     s->timer.irq = irq;
1020     s->timer.clk = clk;
1021     s->timer.timer = qemu_new_timer(vm_clock, omap_timer_tick, &s->timer);
1022     omap_wd_timer_reset(s);
1023     omap_timer_clk_setup(&s->timer);
1024
1025     iomemtype = cpu_register_io_memory(0, omap_wd_timer_readfn,
1026                     omap_wd_timer_writefn, s);
1027     cpu_register_physical_memory(base, 0x100, iomemtype);
1028
1029     return s;
1030 }
1031
1032 /* 32-kHz timer */
1033 struct omap_32khz_timer_s {
1034     struct omap_mpu_timer_s timer;
1035 };
1036
1037 static uint32_t omap_os_timer_read(void *opaque, target_phys_addr_t addr)
1038 {
1039     struct omap_32khz_timer_s *s = (struct omap_32khz_timer_s *) opaque;
1040     int offset = addr & OMAP_MPUI_REG_MASK;
1041
1042     switch (offset) {
1043     case 0x00:  /* TVR */
1044         return s->timer.reset_val;
1045
1046     case 0x04:  /* TCR */
1047         return omap_timer_read(&s->timer);
1048
1049     case 0x08:  /* CR */
1050         return (s->timer.ar << 3) | (s->timer.it_ena << 2) | s->timer.st;
1051
1052     default:
1053         break;
1054     }
1055     OMAP_BAD_REG(addr);
1056     return 0;
1057 }
1058
1059 static void omap_os_timer_write(void *opaque, target_phys_addr_t addr,
1060                 uint32_t value)
1061 {
1062     struct omap_32khz_timer_s *s = (struct omap_32khz_timer_s *) opaque;
1063     int offset = addr & OMAP_MPUI_REG_MASK;
1064
1065     switch (offset) {
1066     case 0x00:  /* TVR */
1067         s->timer.reset_val = value & 0x00ffffff;
1068         break;
1069
1070     case 0x04:  /* TCR */
1071         OMAP_RO_REG(addr);
1072         break;
1073
1074     case 0x08:  /* CR */
1075         s->timer.ar = (value >> 3) & 1;
1076         s->timer.it_ena = (value >> 2) & 1;
1077         if (s->timer.st != (value & 1) || (value & 2)) {
1078             omap_timer_sync(&s->timer);
1079             s->timer.enable = value & 1;
1080             s->timer.st = value & 1;
1081             omap_timer_update(&s->timer);
1082         }
1083         break;
1084
1085     default:
1086         OMAP_BAD_REG(addr);
1087     }
1088 }
1089
1090 static CPUReadMemoryFunc *omap_os_timer_readfn[] = {
1091     omap_badwidth_read32,
1092     omap_badwidth_read32,
1093     omap_os_timer_read,
1094 };
1095
1096 static CPUWriteMemoryFunc *omap_os_timer_writefn[] = {
1097     omap_badwidth_write32,
1098     omap_badwidth_write32,
1099     omap_os_timer_write,
1100 };
1101
1102 static void omap_os_timer_reset(struct omap_32khz_timer_s *s)
1103 {
1104     qemu_del_timer(s->timer.timer);
1105     s->timer.enable = 0;
1106     s->timer.it_ena = 0;
1107     s->timer.reset_val = 0x00ffffff;
1108     s->timer.val = 0;
1109     s->timer.st = 0;
1110     s->timer.ptv = 0;
1111     s->timer.ar = 1;
1112 }
1113
1114 struct omap_32khz_timer_s *omap_os_timer_init(target_phys_addr_t base,
1115                 qemu_irq irq, omap_clk clk)
1116 {
1117     int iomemtype;
1118     struct omap_32khz_timer_s *s = (struct omap_32khz_timer_s *)
1119             qemu_mallocz(sizeof(struct omap_32khz_timer_s));
1120
1121     s->timer.irq = irq;
1122     s->timer.clk = clk;
1123     s->timer.timer = qemu_new_timer(vm_clock, omap_timer_tick, &s->timer);
1124     omap_os_timer_reset(s);
1125     omap_timer_clk_setup(&s->timer);
1126
1127     iomemtype = cpu_register_io_memory(0, omap_os_timer_readfn,
1128                     omap_os_timer_writefn, s);
1129     cpu_register_physical_memory(base, 0x800, iomemtype);
1130
1131     return s;
1132 }
1133
1134 /* Ultra Low-Power Device Module */
1135 static uint32_t omap_ulpd_pm_read(void *opaque, target_phys_addr_t addr)
1136 {
1137     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1138     uint16_t ret;
1139
1140     switch (addr) {
1141     case 0x14:  /* IT_STATUS */
1142         ret = s->ulpd_pm_regs[addr >> 2];
1143         s->ulpd_pm_regs[addr >> 2] = 0;
1144         qemu_irq_lower(s->irq[1][OMAP_INT_GAUGE_32K]);
1145         return ret;
1146
1147     case 0x18:  /* Reserved */
1148     case 0x1c:  /* Reserved */
1149     case 0x20:  /* Reserved */
1150     case 0x28:  /* Reserved */
1151     case 0x2c:  /* Reserved */
1152         OMAP_BAD_REG(addr);
1153     case 0x00:  /* COUNTER_32_LSB */
1154     case 0x04:  /* COUNTER_32_MSB */
1155     case 0x08:  /* COUNTER_HIGH_FREQ_LSB */
1156     case 0x0c:  /* COUNTER_HIGH_FREQ_MSB */
1157     case 0x10:  /* GAUGING_CTRL */
1158     case 0x24:  /* SETUP_ANALOG_CELL3_ULPD1 */
1159     case 0x30:  /* CLOCK_CTRL */
1160     case 0x34:  /* SOFT_REQ */
1161     case 0x38:  /* COUNTER_32_FIQ */
1162     case 0x3c:  /* DPLL_CTRL */
1163     case 0x40:  /* STATUS_REQ */
1164         /* XXX: check clk::usecount state for every clock */
1165     case 0x48:  /* LOCL_TIME */
1166     case 0x4c:  /* APLL_CTRL */
1167     case 0x50:  /* POWER_CTRL */
1168         return s->ulpd_pm_regs[addr >> 2];
1169     }
1170
1171     OMAP_BAD_REG(addr);
1172     return 0;
1173 }
1174
1175 static inline void omap_ulpd_clk_update(struct omap_mpu_state_s *s,
1176                 uint16_t diff, uint16_t value)
1177 {
1178     if (diff & (1 << 4))                                /* USB_MCLK_EN */
1179         omap_clk_onoff(omap_findclk(s, "usb_clk0"), (value >> 4) & 1);
1180     if (diff & (1 << 5))                                /* DIS_USB_PVCI_CLK */
1181         omap_clk_onoff(omap_findclk(s, "usb_w2fc_ck"), (~value >> 5) & 1);
1182 }
1183
1184 static inline void omap_ulpd_req_update(struct omap_mpu_state_s *s,
1185                 uint16_t diff, uint16_t value)
1186 {
1187     if (diff & (1 << 0))                                /* SOFT_DPLL_REQ */
1188         omap_clk_canidle(omap_findclk(s, "dpll4"), (~value >> 0) & 1);
1189     if (diff & (1 << 1))                                /* SOFT_COM_REQ */
1190         omap_clk_canidle(omap_findclk(s, "com_mclk_out"), (~value >> 1) & 1);
1191     if (diff & (1 << 2))                                /* SOFT_SDW_REQ */
1192         omap_clk_canidle(omap_findclk(s, "bt_mclk_out"), (~value >> 2) & 1);
1193     if (diff & (1 << 3))                                /* SOFT_USB_REQ */
1194         omap_clk_canidle(omap_findclk(s, "usb_clk0"), (~value >> 3) & 1);
1195 }
1196
1197 static void omap_ulpd_pm_write(void *opaque, target_phys_addr_t addr,
1198                 uint32_t value)
1199 {
1200     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1201     int64_t now, ticks;
1202     int div, mult;
1203     static const int bypass_div[4] = { 1, 2, 4, 4 };
1204     uint16_t diff;
1205
1206     switch (addr) {
1207     case 0x00:  /* COUNTER_32_LSB */
1208     case 0x04:  /* COUNTER_32_MSB */
1209     case 0x08:  /* COUNTER_HIGH_FREQ_LSB */
1210     case 0x0c:  /* COUNTER_HIGH_FREQ_MSB */
1211     case 0x14:  /* IT_STATUS */
1212     case 0x40:  /* STATUS_REQ */
1213         OMAP_RO_REG(addr);
1214         break;
1215
1216     case 0x10:  /* GAUGING_CTRL */
1217         /* Bits 0 and 1 seem to be confused in the OMAP 310 TRM */
1218         if ((s->ulpd_pm_regs[addr >> 2] ^ value) & 1) {
1219             now = qemu_get_clock(vm_clock);
1220
1221             if (value & 1)
1222                 s->ulpd_gauge_start = now;
1223             else {
1224                 now -= s->ulpd_gauge_start;
1225
1226                 /* 32-kHz ticks */
1227                 ticks = muldiv64(now, 32768, ticks_per_sec);
1228                 s->ulpd_pm_regs[0x00 >> 2] = (ticks >>  0) & 0xffff;
1229                 s->ulpd_pm_regs[0x04 >> 2] = (ticks >> 16) & 0xffff;
1230                 if (ticks >> 32)        /* OVERFLOW_32K */
1231                     s->ulpd_pm_regs[0x14 >> 2] |= 1 << 2;
1232
1233                 /* High frequency ticks */
1234                 ticks = muldiv64(now, 12000000, ticks_per_sec);
1235                 s->ulpd_pm_regs[0x08 >> 2] = (ticks >>  0) & 0xffff;
1236                 s->ulpd_pm_regs[0x0c >> 2] = (ticks >> 16) & 0xffff;
1237                 if (ticks >> 32)        /* OVERFLOW_HI_FREQ */
1238                     s->ulpd_pm_regs[0x14 >> 2] |= 1 << 1;
1239
1240                 s->ulpd_pm_regs[0x14 >> 2] |= 1 << 0;   /* IT_GAUGING */
1241                 qemu_irq_raise(s->irq[1][OMAP_INT_GAUGE_32K]);
1242             }
1243         }
1244         s->ulpd_pm_regs[addr >> 2] = value;
1245         break;
1246
1247     case 0x18:  /* Reserved */
1248     case 0x1c:  /* Reserved */
1249     case 0x20:  /* Reserved */
1250     case 0x28:  /* Reserved */
1251     case 0x2c:  /* Reserved */
1252         OMAP_BAD_REG(addr);
1253     case 0x24:  /* SETUP_ANALOG_CELL3_ULPD1 */
1254     case 0x38:  /* COUNTER_32_FIQ */
1255     case 0x48:  /* LOCL_TIME */
1256     case 0x50:  /* POWER_CTRL */
1257         s->ulpd_pm_regs[addr >> 2] = value;
1258         break;
1259
1260     case 0x30:  /* CLOCK_CTRL */
1261         diff = s->ulpd_pm_regs[addr >> 2] ^ value;
1262         s->ulpd_pm_regs[addr >> 2] = value & 0x3f;
1263         omap_ulpd_clk_update(s, diff, value);
1264         break;
1265
1266     case 0x34:  /* SOFT_REQ */
1267         diff = s->ulpd_pm_regs[addr >> 2] ^ value;
1268         s->ulpd_pm_regs[addr >> 2] = value & 0x1f;
1269         omap_ulpd_req_update(s, diff, value);
1270         break;
1271
1272     case 0x3c:  /* DPLL_CTRL */
1273         /* XXX: OMAP310 TRM claims bit 3 is PLL_ENABLE, and bit 4 is
1274          * omitted altogether, probably a typo.  */
1275         /* This register has identical semantics with DPLL(1:3) control
1276          * registers, see omap_dpll_write() */
1277         diff = s->ulpd_pm_regs[addr >> 2] & value;
1278         s->ulpd_pm_regs[addr >> 2] = value & 0x2fff;
1279         if (diff & (0x3ff << 2)) {
1280             if (value & (1 << 4)) {                     /* PLL_ENABLE */
1281                 div = ((value >> 5) & 3) + 1;           /* PLL_DIV */
1282                 mult = MIN((value >> 7) & 0x1f, 1);     /* PLL_MULT */
1283             } else {
1284                 div = bypass_div[((value >> 2) & 3)];   /* BYPASS_DIV */
1285                 mult = 1;
1286             }
1287             omap_clk_setrate(omap_findclk(s, "dpll4"), div, mult);
1288         }
1289
1290         /* Enter the desired mode.  */
1291         s->ulpd_pm_regs[addr >> 2] =
1292                 (s->ulpd_pm_regs[addr >> 2] & 0xfffe) |
1293                 ((s->ulpd_pm_regs[addr >> 2] >> 4) & 1);
1294
1295         /* Act as if the lock is restored.  */
1296         s->ulpd_pm_regs[addr >> 2] |= 2;
1297         break;
1298
1299     case 0x4c:  /* APLL_CTRL */
1300         diff = s->ulpd_pm_regs[addr >> 2] & value;
1301         s->ulpd_pm_regs[addr >> 2] = value & 0xf;
1302         if (diff & (1 << 0))                            /* APLL_NDPLL_SWITCH */
1303             omap_clk_reparent(omap_findclk(s, "ck_48m"), omap_findclk(s,
1304                                     (value & (1 << 0)) ? "apll" : "dpll4"));
1305         break;
1306
1307     default:
1308         OMAP_BAD_REG(addr);
1309     }
1310 }
1311
1312 static CPUReadMemoryFunc *omap_ulpd_pm_readfn[] = {
1313     omap_badwidth_read16,
1314     omap_ulpd_pm_read,
1315     omap_badwidth_read16,
1316 };
1317
1318 static CPUWriteMemoryFunc *omap_ulpd_pm_writefn[] = {
1319     omap_badwidth_write16,
1320     omap_ulpd_pm_write,
1321     omap_badwidth_write16,
1322 };
1323
1324 static void omap_ulpd_pm_reset(struct omap_mpu_state_s *mpu)
1325 {
1326     mpu->ulpd_pm_regs[0x00 >> 2] = 0x0001;
1327     mpu->ulpd_pm_regs[0x04 >> 2] = 0x0000;
1328     mpu->ulpd_pm_regs[0x08 >> 2] = 0x0001;
1329     mpu->ulpd_pm_regs[0x0c >> 2] = 0x0000;
1330     mpu->ulpd_pm_regs[0x10 >> 2] = 0x0000;
1331     mpu->ulpd_pm_regs[0x18 >> 2] = 0x01;
1332     mpu->ulpd_pm_regs[0x1c >> 2] = 0x01;
1333     mpu->ulpd_pm_regs[0x20 >> 2] = 0x01;
1334     mpu->ulpd_pm_regs[0x24 >> 2] = 0x03ff;
1335     mpu->ulpd_pm_regs[0x28 >> 2] = 0x01;
1336     mpu->ulpd_pm_regs[0x2c >> 2] = 0x01;
1337     omap_ulpd_clk_update(mpu, mpu->ulpd_pm_regs[0x30 >> 2], 0x0000);
1338     mpu->ulpd_pm_regs[0x30 >> 2] = 0x0000;
1339     omap_ulpd_req_update(mpu, mpu->ulpd_pm_regs[0x34 >> 2], 0x0000);
1340     mpu->ulpd_pm_regs[0x34 >> 2] = 0x0000;
1341     mpu->ulpd_pm_regs[0x38 >> 2] = 0x0001;
1342     mpu->ulpd_pm_regs[0x3c >> 2] = 0x2211;
1343     mpu->ulpd_pm_regs[0x40 >> 2] = 0x0000; /* FIXME: dump a real STATUS_REQ */
1344     mpu->ulpd_pm_regs[0x48 >> 2] = 0x960;
1345     mpu->ulpd_pm_regs[0x4c >> 2] = 0x08;
1346     mpu->ulpd_pm_regs[0x50 >> 2] = 0x08;
1347     omap_clk_setrate(omap_findclk(mpu, "dpll4"), 1, 4);
1348     omap_clk_reparent(omap_findclk(mpu, "ck_48m"), omap_findclk(mpu, "dpll4"));
1349 }
1350
1351 static void omap_ulpd_pm_init(target_phys_addr_t base,
1352                 struct omap_mpu_state_s *mpu)
1353 {
1354     int iomemtype = cpu_register_io_memory(0, omap_ulpd_pm_readfn,
1355                     omap_ulpd_pm_writefn, mpu);
1356
1357     cpu_register_physical_memory(base, 0x800, iomemtype);
1358     omap_ulpd_pm_reset(mpu);
1359 }
1360
1361 /* OMAP Pin Configuration */
1362 static uint32_t omap_pin_cfg_read(void *opaque, target_phys_addr_t addr)
1363 {
1364     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1365
1366     switch (addr) {
1367     case 0x00:  /* FUNC_MUX_CTRL_0 */
1368     case 0x04:  /* FUNC_MUX_CTRL_1 */
1369     case 0x08:  /* FUNC_MUX_CTRL_2 */
1370         return s->func_mux_ctrl[addr >> 2];
1371
1372     case 0x0c:  /* COMP_MODE_CTRL_0 */
1373         return s->comp_mode_ctrl[0];
1374
1375     case 0x10:  /* FUNC_MUX_CTRL_3 */
1376     case 0x14:  /* FUNC_MUX_CTRL_4 */
1377     case 0x18:  /* FUNC_MUX_CTRL_5 */
1378     case 0x1c:  /* FUNC_MUX_CTRL_6 */
1379     case 0x20:  /* FUNC_MUX_CTRL_7 */
1380     case 0x24:  /* FUNC_MUX_CTRL_8 */
1381     case 0x28:  /* FUNC_MUX_CTRL_9 */
1382     case 0x2c:  /* FUNC_MUX_CTRL_A */
1383     case 0x30:  /* FUNC_MUX_CTRL_B */
1384     case 0x34:  /* FUNC_MUX_CTRL_C */
1385     case 0x38:  /* FUNC_MUX_CTRL_D */
1386         return s->func_mux_ctrl[(addr >> 2) - 1];
1387
1388     case 0x40:  /* PULL_DWN_CTRL_0 */
1389     case 0x44:  /* PULL_DWN_CTRL_1 */
1390     case 0x48:  /* PULL_DWN_CTRL_2 */
1391     case 0x4c:  /* PULL_DWN_CTRL_3 */
1392         return s->pull_dwn_ctrl[(addr & 0xf) >> 2];
1393
1394     case 0x50:  /* GATE_INH_CTRL_0 */
1395         return s->gate_inh_ctrl[0];
1396
1397     case 0x60:  /* VOLTAGE_CTRL_0 */
1398         return s->voltage_ctrl[0];
1399
1400     case 0x70:  /* TEST_DBG_CTRL_0 */
1401         return s->test_dbg_ctrl[0];
1402
1403     case 0x80:  /* MOD_CONF_CTRL_0 */
1404         return s->mod_conf_ctrl[0];
1405     }
1406
1407     OMAP_BAD_REG(addr);
1408     return 0;
1409 }
1410
1411 static inline void omap_pin_funcmux0_update(struct omap_mpu_state_s *s,
1412                 uint32_t diff, uint32_t value)
1413 {
1414     if (s->compat1509) {
1415         if (diff & (1 << 9))                    /* BLUETOOTH */
1416             omap_clk_onoff(omap_findclk(s, "bt_mclk_out"),
1417                             (~value >> 9) & 1);
1418         if (diff & (1 << 7))                    /* USB.CLKO */
1419             omap_clk_onoff(omap_findclk(s, "usb.clko"),
1420                             (value >> 7) & 1);
1421     }
1422 }
1423
1424 static inline void omap_pin_funcmux1_update(struct omap_mpu_state_s *s,
1425                 uint32_t diff, uint32_t value)
1426 {
1427     if (s->compat1509) {
1428         if (diff & (1 << 31))                   /* MCBSP3_CLK_HIZ_DI */
1429             omap_clk_onoff(omap_findclk(s, "mcbsp3.clkx"),
1430                             (value >> 31) & 1);
1431         if (diff & (1 << 1))                    /* CLK32K */
1432             omap_clk_onoff(omap_findclk(s, "clk32k_out"),
1433                             (~value >> 1) & 1);
1434     }
1435 }
1436
1437 static inline void omap_pin_modconf1_update(struct omap_mpu_state_s *s,
1438                 uint32_t diff, uint32_t value)
1439 {
1440     if (diff & (1 << 31))                       /* CONF_MOD_UART3_CLK_MODE_R */
1441          omap_clk_reparent(omap_findclk(s, "uart3_ck"),
1442                          omap_findclk(s, ((value >> 31) & 1) ?
1443                                  "ck_48m" : "armper_ck"));
1444     if (diff & (1 << 30))                       /* CONF_MOD_UART2_CLK_MODE_R */
1445          omap_clk_reparent(omap_findclk(s, "uart2_ck"),
1446                          omap_findclk(s, ((value >> 30) & 1) ?
1447                                  "ck_48m" : "armper_ck"));
1448     if (diff & (1 << 29))                       /* CONF_MOD_UART1_CLK_MODE_R */
1449          omap_clk_reparent(omap_findclk(s, "uart1_ck"),
1450                          omap_findclk(s, ((value >> 29) & 1) ?
1451                                  "ck_48m" : "armper_ck"));
1452     if (diff & (1 << 23))                       /* CONF_MOD_MMC_SD_CLK_REQ_R */
1453          omap_clk_reparent(omap_findclk(s, "mmc_ck"),
1454                          omap_findclk(s, ((value >> 23) & 1) ?
1455                                  "ck_48m" : "armper_ck"));
1456     if (diff & (1 << 12))                       /* CONF_MOD_COM_MCLK_12_48_S */
1457          omap_clk_reparent(omap_findclk(s, "com_mclk_out"),
1458                          omap_findclk(s, ((value >> 12) & 1) ?
1459                                  "ck_48m" : "armper_ck"));
1460     if (diff & (1 << 9))                        /* CONF_MOD_USB_HOST_HHC_UHO */
1461          omap_clk_onoff(omap_findclk(s, "usb_hhc_ck"), (value >> 9) & 1);
1462 }
1463
1464 static void omap_pin_cfg_write(void *opaque, target_phys_addr_t addr,
1465                 uint32_t value)
1466 {
1467     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1468     uint32_t diff;
1469
1470     switch (addr) {
1471     case 0x00:  /* FUNC_MUX_CTRL_0 */
1472         diff = s->func_mux_ctrl[addr >> 2] ^ value;
1473         s->func_mux_ctrl[addr >> 2] = value;
1474         omap_pin_funcmux0_update(s, diff, value);
1475         return;
1476
1477     case 0x04:  /* FUNC_MUX_CTRL_1 */
1478         diff = s->func_mux_ctrl[addr >> 2] ^ value;
1479         s->func_mux_ctrl[addr >> 2] = value;
1480         omap_pin_funcmux1_update(s, diff, value);
1481         return;
1482
1483     case 0x08:  /* FUNC_MUX_CTRL_2 */
1484         s->func_mux_ctrl[addr >> 2] = value;
1485         return;
1486
1487     case 0x0c:  /* COMP_MODE_CTRL_0 */
1488         s->comp_mode_ctrl[0] = value;
1489         s->compat1509 = (value != 0x0000eaef);
1490         omap_pin_funcmux0_update(s, ~0, s->func_mux_ctrl[0]);
1491         omap_pin_funcmux1_update(s, ~0, s->func_mux_ctrl[1]);
1492         return;
1493
1494     case 0x10:  /* FUNC_MUX_CTRL_3 */
1495     case 0x14:  /* FUNC_MUX_CTRL_4 */
1496     case 0x18:  /* FUNC_MUX_CTRL_5 */
1497     case 0x1c:  /* FUNC_MUX_CTRL_6 */
1498     case 0x20:  /* FUNC_MUX_CTRL_7 */
1499     case 0x24:  /* FUNC_MUX_CTRL_8 */
1500     case 0x28:  /* FUNC_MUX_CTRL_9 */
1501     case 0x2c:  /* FUNC_MUX_CTRL_A */
1502     case 0x30:  /* FUNC_MUX_CTRL_B */
1503     case 0x34:  /* FUNC_MUX_CTRL_C */
1504     case 0x38:  /* FUNC_MUX_CTRL_D */
1505         s->func_mux_ctrl[(addr >> 2) - 1] = value;
1506         return;
1507
1508     case 0x40:  /* PULL_DWN_CTRL_0 */
1509     case 0x44:  /* PULL_DWN_CTRL_1 */
1510     case 0x48:  /* PULL_DWN_CTRL_2 */
1511     case 0x4c:  /* PULL_DWN_CTRL_3 */
1512         s->pull_dwn_ctrl[(addr & 0xf) >> 2] = value;
1513         return;
1514
1515     case 0x50:  /* GATE_INH_CTRL_0 */
1516         s->gate_inh_ctrl[0] = value;
1517         return;
1518
1519     case 0x60:  /* VOLTAGE_CTRL_0 */
1520         s->voltage_ctrl[0] = value;
1521         return;
1522
1523     case 0x70:  /* TEST_DBG_CTRL_0 */
1524         s->test_dbg_ctrl[0] = value;
1525         return;
1526
1527     case 0x80:  /* MOD_CONF_CTRL_0 */
1528         diff = s->mod_conf_ctrl[0] ^ value;
1529         s->mod_conf_ctrl[0] = value;
1530         omap_pin_modconf1_update(s, diff, value);
1531         return;
1532
1533     default:
1534         OMAP_BAD_REG(addr);
1535     }
1536 }
1537
1538 static CPUReadMemoryFunc *omap_pin_cfg_readfn[] = {
1539     omap_badwidth_read32,
1540     omap_badwidth_read32,
1541     omap_pin_cfg_read,
1542 };
1543
1544 static CPUWriteMemoryFunc *omap_pin_cfg_writefn[] = {
1545     omap_badwidth_write32,
1546     omap_badwidth_write32,
1547     omap_pin_cfg_write,
1548 };
1549
1550 static void omap_pin_cfg_reset(struct omap_mpu_state_s *mpu)
1551 {
1552     /* Start in Compatibility Mode.  */
1553     mpu->compat1509 = 1;
1554     omap_pin_funcmux0_update(mpu, mpu->func_mux_ctrl[0], 0);
1555     omap_pin_funcmux1_update(mpu, mpu->func_mux_ctrl[1], 0);
1556     omap_pin_modconf1_update(mpu, mpu->mod_conf_ctrl[0], 0);
1557     memset(mpu->func_mux_ctrl, 0, sizeof(mpu->func_mux_ctrl));
1558     memset(mpu->comp_mode_ctrl, 0, sizeof(mpu->comp_mode_ctrl));
1559     memset(mpu->pull_dwn_ctrl, 0, sizeof(mpu->pull_dwn_ctrl));
1560     memset(mpu->gate_inh_ctrl, 0, sizeof(mpu->gate_inh_ctrl));
1561     memset(mpu->voltage_ctrl, 0, sizeof(mpu->voltage_ctrl));
1562     memset(mpu->test_dbg_ctrl, 0, sizeof(mpu->test_dbg_ctrl));
1563     memset(mpu->mod_conf_ctrl, 0, sizeof(mpu->mod_conf_ctrl));
1564 }
1565
1566 static void omap_pin_cfg_init(target_phys_addr_t base,
1567                 struct omap_mpu_state_s *mpu)
1568 {
1569     int iomemtype = cpu_register_io_memory(0, omap_pin_cfg_readfn,
1570                     omap_pin_cfg_writefn, mpu);
1571
1572     cpu_register_physical_memory(base, 0x800, iomemtype);
1573     omap_pin_cfg_reset(mpu);
1574 }
1575
1576 /* Device Identification, Die Identification */
1577 static uint32_t omap_id_read(void *opaque, target_phys_addr_t addr)
1578 {
1579     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1580
1581     switch (addr) {
1582     case 0xfffe1800:    /* DIE_ID_LSB */
1583         return 0xc9581f0e;
1584     case 0xfffe1804:    /* DIE_ID_MSB */
1585         return 0xa8858bfa;
1586
1587     case 0xfffe2000:    /* PRODUCT_ID_LSB */
1588         return 0x00aaaafc;
1589     case 0xfffe2004:    /* PRODUCT_ID_MSB */
1590         return 0xcafeb574;
1591
1592     case 0xfffed400:    /* JTAG_ID_LSB */
1593         switch (s->mpu_model) {
1594         case omap310:
1595             return 0x03310315;
1596         case omap1510:
1597             return 0x03310115;
1598         default:
1599             hw_error("%s: bad mpu model\n", __FUNCTION__);
1600         }
1601         break;
1602
1603     case 0xfffed404:    /* JTAG_ID_MSB */
1604         switch (s->mpu_model) {
1605         case omap310:
1606             return 0xfb57402f;
1607         case omap1510:
1608             return 0xfb47002f;
1609         default:
1610             hw_error("%s: bad mpu model\n", __FUNCTION__);
1611         }
1612         break;
1613     }
1614
1615     OMAP_BAD_REG(addr);
1616     return 0;
1617 }
1618
1619 static void omap_id_write(void *opaque, target_phys_addr_t addr,
1620                 uint32_t value)
1621 {
1622     OMAP_BAD_REG(addr);
1623 }
1624
1625 static CPUReadMemoryFunc *omap_id_readfn[] = {
1626     omap_badwidth_read32,
1627     omap_badwidth_read32,
1628     omap_id_read,
1629 };
1630
1631 static CPUWriteMemoryFunc *omap_id_writefn[] = {
1632     omap_badwidth_write32,
1633     omap_badwidth_write32,
1634     omap_id_write,
1635 };
1636
1637 static void omap_id_init(struct omap_mpu_state_s *mpu)
1638 {
1639     int iomemtype = cpu_register_io_memory(0, omap_id_readfn,
1640                     omap_id_writefn, mpu);
1641     cpu_register_physical_memory_offset(0xfffe1800, 0x800, iomemtype, 0xfffe1800);
1642     cpu_register_physical_memory_offset(0xfffed400, 0x100, iomemtype, 0xfffed400);
1643     if (!cpu_is_omap15xx(mpu))
1644         cpu_register_physical_memory_offset(0xfffe2000, 0x800, iomemtype, 0xfffe2000);
1645 }
1646
1647 /* MPUI Control (Dummy) */
1648 static uint32_t omap_mpui_read(void *opaque, target_phys_addr_t addr)
1649 {
1650     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1651
1652     switch (addr) {
1653     case 0x00:  /* CTRL */
1654         return s->mpui_ctrl;
1655     case 0x04:  /* DEBUG_ADDR */
1656         return 0x01ffffff;
1657     case 0x08:  /* DEBUG_DATA */
1658         return 0xffffffff;
1659     case 0x0c:  /* DEBUG_FLAG */
1660         return 0x00000800;
1661     case 0x10:  /* STATUS */
1662         return 0x00000000;
1663
1664     /* Not in OMAP310 */
1665     case 0x14:  /* DSP_STATUS */
1666     case 0x18:  /* DSP_BOOT_CONFIG */
1667         return 0x00000000;
1668     case 0x1c:  /* DSP_MPUI_CONFIG */
1669         return 0x0000ffff;
1670     }
1671
1672     OMAP_BAD_REG(addr);
1673     return 0;
1674 }
1675
1676 static void omap_mpui_write(void *opaque, target_phys_addr_t addr,
1677                 uint32_t value)
1678 {
1679     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1680
1681     switch (addr) {
1682     case 0x00:  /* CTRL */
1683         s->mpui_ctrl = value & 0x007fffff;
1684         break;
1685
1686     case 0x04:  /* DEBUG_ADDR */
1687     case 0x08:  /* DEBUG_DATA */
1688     case 0x0c:  /* DEBUG_FLAG */
1689     case 0x10:  /* STATUS */
1690     /* Not in OMAP310 */
1691     case 0x14:  /* DSP_STATUS */
1692         OMAP_RO_REG(addr);
1693     case 0x18:  /* DSP_BOOT_CONFIG */
1694     case 0x1c:  /* DSP_MPUI_CONFIG */
1695         break;
1696
1697     default:
1698         OMAP_BAD_REG(addr);
1699     }
1700 }
1701
1702 static CPUReadMemoryFunc *omap_mpui_readfn[] = {
1703     omap_badwidth_read32,
1704     omap_badwidth_read32,
1705     omap_mpui_read,
1706 };
1707
1708 static CPUWriteMemoryFunc *omap_mpui_writefn[] = {
1709     omap_badwidth_write32,
1710     omap_badwidth_write32,
1711     omap_mpui_write,
1712 };
1713
1714 static void omap_mpui_reset(struct omap_mpu_state_s *s)
1715 {
1716     s->mpui_ctrl = 0x0003ff1b;
1717 }
1718
1719 static void omap_mpui_init(target_phys_addr_t base,
1720                 struct omap_mpu_state_s *mpu)
1721 {
1722     int iomemtype = cpu_register_io_memory(0, omap_mpui_readfn,
1723                     omap_mpui_writefn, mpu);
1724
1725     cpu_register_physical_memory(base, 0x100, iomemtype);
1726
1727     omap_mpui_reset(mpu);
1728 }
1729
1730 /* TIPB Bridges */
1731 struct omap_tipb_bridge_s {
1732     qemu_irq abort;
1733
1734     int width_intr;
1735     uint16_t control;
1736     uint16_t alloc;
1737     uint16_t buffer;
1738     uint16_t enh_control;
1739 };
1740
1741 static uint32_t omap_tipb_bridge_read(void *opaque, target_phys_addr_t addr)
1742 {
1743     struct omap_tipb_bridge_s *s = (struct omap_tipb_bridge_s *) opaque;
1744
1745     switch (addr) {
1746     case 0x00:  /* TIPB_CNTL */
1747         return s->control;
1748     case 0x04:  /* TIPB_BUS_ALLOC */
1749         return s->alloc;
1750     case 0x08:  /* MPU_TIPB_CNTL */
1751         return s->buffer;
1752     case 0x0c:  /* ENHANCED_TIPB_CNTL */
1753         return s->enh_control;
1754     case 0x10:  /* ADDRESS_DBG */
1755     case 0x14:  /* DATA_DEBUG_LOW */
1756     case 0x18:  /* DATA_DEBUG_HIGH */
1757         return 0xffff;
1758     case 0x1c:  /* DEBUG_CNTR_SIG */
1759         return 0x00f8;
1760     }
1761
1762     OMAP_BAD_REG(addr);
1763     return 0;
1764 }
1765
1766 static void omap_tipb_bridge_write(void *opaque, target_phys_addr_t addr,
1767                 uint32_t value)
1768 {
1769     struct omap_tipb_bridge_s *s = (struct omap_tipb_bridge_s *) opaque;
1770
1771     switch (addr) {
1772     case 0x00:  /* TIPB_CNTL */
1773         s->control = value & 0xffff;
1774         break;
1775
1776     case 0x04:  /* TIPB_BUS_ALLOC */
1777         s->alloc = value & 0x003f;
1778         break;
1779
1780     case 0x08:  /* MPU_TIPB_CNTL */
1781         s->buffer = value & 0x0003;
1782         break;
1783
1784     case 0x0c:  /* ENHANCED_TIPB_CNTL */
1785         s->width_intr = !(value & 2);
1786         s->enh_control = value & 0x000f;
1787         break;
1788
1789     case 0x10:  /* ADDRESS_DBG */
1790     case 0x14:  /* DATA_DEBUG_LOW */
1791     case 0x18:  /* DATA_DEBUG_HIGH */
1792     case 0x1c:  /* DEBUG_CNTR_SIG */
1793         OMAP_RO_REG(addr);
1794         break;
1795
1796     default:
1797         OMAP_BAD_REG(addr);
1798     }
1799 }
1800
1801 static CPUReadMemoryFunc *omap_tipb_bridge_readfn[] = {
1802     omap_badwidth_read16,
1803     omap_tipb_bridge_read,
1804     omap_tipb_bridge_read,
1805 };
1806
1807 static CPUWriteMemoryFunc *omap_tipb_bridge_writefn[] = {
1808     omap_badwidth_write16,
1809     omap_tipb_bridge_write,
1810     omap_tipb_bridge_write,
1811 };
1812
1813 static void omap_tipb_bridge_reset(struct omap_tipb_bridge_s *s)
1814 {
1815     s->control = 0xffff;
1816     s->alloc = 0x0009;
1817     s->buffer = 0x0000;
1818     s->enh_control = 0x000f;
1819 }
1820
1821 struct omap_tipb_bridge_s *omap_tipb_bridge_init(target_phys_addr_t base,
1822                 qemu_irq abort_irq, omap_clk clk)
1823 {
1824     int iomemtype;
1825     struct omap_tipb_bridge_s *s = (struct omap_tipb_bridge_s *)
1826             qemu_mallocz(sizeof(struct omap_tipb_bridge_s));
1827
1828     s->abort = abort_irq;
1829     omap_tipb_bridge_reset(s);
1830
1831     iomemtype = cpu_register_io_memory(0, omap_tipb_bridge_readfn,
1832                     omap_tipb_bridge_writefn, s);
1833     cpu_register_physical_memory(base, 0x100, iomemtype);
1834
1835     return s;
1836 }
1837
1838 /* Dummy Traffic Controller's Memory Interface */
1839 static uint32_t omap_tcmi_read(void *opaque, target_phys_addr_t addr)
1840 {
1841     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1842     uint32_t ret;
1843
1844     switch (addr) {
1845     case 0x00:  /* IMIF_PRIO */
1846     case 0x04:  /* EMIFS_PRIO */
1847     case 0x08:  /* EMIFF_PRIO */
1848     case 0x0c:  /* EMIFS_CONFIG */
1849     case 0x10:  /* EMIFS_CS0_CONFIG */
1850     case 0x14:  /* EMIFS_CS1_CONFIG */
1851     case 0x18:  /* EMIFS_CS2_CONFIG */
1852     case 0x1c:  /* EMIFS_CS3_CONFIG */
1853     case 0x24:  /* EMIFF_MRS */
1854     case 0x28:  /* TIMEOUT1 */
1855     case 0x2c:  /* TIMEOUT2 */
1856     case 0x30:  /* TIMEOUT3 */
1857     case 0x3c:  /* EMIFF_SDRAM_CONFIG_2 */
1858     case 0x40:  /* EMIFS_CFG_DYN_WAIT */
1859         return s->tcmi_regs[addr >> 2];
1860
1861     case 0x20:  /* EMIFF_SDRAM_CONFIG */
1862         ret = s->tcmi_regs[addr >> 2];
1863         s->tcmi_regs[addr >> 2] &= ~1; /* XXX: Clear SLRF on SDRAM access */
1864         /* XXX: We can try using the VGA_DIRTY flag for this */
1865         return ret;
1866     }
1867
1868     OMAP_BAD_REG(addr);
1869     return 0;
1870 }
1871
1872 static void omap_tcmi_write(void *opaque, target_phys_addr_t addr,
1873                 uint32_t value)
1874 {
1875     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
1876
1877     switch (addr) {
1878     case 0x00:  /* IMIF_PRIO */
1879     case 0x04:  /* EMIFS_PRIO */
1880     case 0x08:  /* EMIFF_PRIO */
1881     case 0x10:  /* EMIFS_CS0_CONFIG */
1882     case 0x14:  /* EMIFS_CS1_CONFIG */
1883     case 0x18:  /* EMIFS_CS2_CONFIG */
1884     case 0x1c:  /* EMIFS_CS3_CONFIG */
1885     case 0x20:  /* EMIFF_SDRAM_CONFIG */
1886     case 0x24:  /* EMIFF_MRS */
1887     case 0x28:  /* TIMEOUT1 */
1888     case 0x2c:  /* TIMEOUT2 */
1889     case 0x30:  /* TIMEOUT3 */
1890     case 0x3c:  /* EMIFF_SDRAM_CONFIG_2 */
1891     case 0x40:  /* EMIFS_CFG_DYN_WAIT */
1892         s->tcmi_regs[addr >> 2] = value;
1893         break;
1894     case 0x0c:  /* EMIFS_CONFIG */
1895         s->tcmi_regs[addr >> 2] = (value & 0xf) | (1 << 4);
1896         break;
1897
1898     default:
1899         OMAP_BAD_REG(addr);
1900     }
1901 }
1902
1903 static CPUReadMemoryFunc *omap_tcmi_readfn[] = {
1904     omap_badwidth_read32,
1905     omap_badwidth_read32,
1906     omap_tcmi_read,
1907 };
1908
1909 static CPUWriteMemoryFunc *omap_tcmi_writefn[] = {
1910     omap_badwidth_write32,
1911     omap_badwidth_write32,
1912     omap_tcmi_write,
1913 };
1914
1915 static void omap_tcmi_reset(struct omap_mpu_state_s *mpu)
1916 {
1917     mpu->tcmi_regs[0x00 >> 2] = 0x00000000;
1918     mpu->tcmi_regs[0x04 >> 2] = 0x00000000;
1919     mpu->tcmi_regs[0x08 >> 2] = 0x00000000;
1920     mpu->tcmi_regs[0x0c >> 2] = 0x00000010;
1921     mpu->tcmi_regs[0x10 >> 2] = 0x0010fffb;
1922     mpu->tcmi_regs[0x14 >> 2] = 0x0010fffb;
1923     mpu->tcmi_regs[0x18 >> 2] = 0x0010fffb;
1924     mpu->tcmi_regs[0x1c >> 2] = 0x0010fffb;
1925     mpu->tcmi_regs[0x20 >> 2] = 0x00618800;
1926     mpu->tcmi_regs[0x24 >> 2] = 0x00000037;
1927     mpu->tcmi_regs[0x28 >> 2] = 0x00000000;
1928     mpu->tcmi_regs[0x2c >> 2] = 0x00000000;
1929     mpu->tcmi_regs[0x30 >> 2] = 0x00000000;
1930     mpu->tcmi_regs[0x3c >> 2] = 0x00000003;
1931     mpu->tcmi_regs[0x40 >> 2] = 0x00000000;
1932 }
1933
1934 static void omap_tcmi_init(target_phys_addr_t base,
1935                 struct omap_mpu_state_s *mpu)
1936 {
1937     int iomemtype = cpu_register_io_memory(0, omap_tcmi_readfn,
1938                     omap_tcmi_writefn, mpu);
1939
1940     cpu_register_physical_memory(base, 0x100, iomemtype);
1941     omap_tcmi_reset(mpu);
1942 }
1943
1944 /* Digital phase-locked loops control */
1945 static uint32_t omap_dpll_read(void *opaque, target_phys_addr_t addr)
1946 {
1947     struct dpll_ctl_s *s = (struct dpll_ctl_s *) opaque;
1948
1949     if (addr == 0x00)   /* CTL_REG */
1950         return s->mode;
1951
1952     OMAP_BAD_REG(addr);
1953     return 0;
1954 }
1955
1956 static void omap_dpll_write(void *opaque, target_phys_addr_t addr,
1957                 uint32_t value)
1958 {
1959     struct dpll_ctl_s *s = (struct dpll_ctl_s *) opaque;
1960     uint16_t diff;
1961     static const int bypass_div[4] = { 1, 2, 4, 4 };
1962     int div, mult;
1963
1964     if (addr == 0x00) { /* CTL_REG */
1965         /* See omap_ulpd_pm_write() too */
1966         diff = s->mode & value;
1967         s->mode = value & 0x2fff;
1968         if (diff & (0x3ff << 2)) {
1969             if (value & (1 << 4)) {                     /* PLL_ENABLE */
1970                 div = ((value >> 5) & 3) + 1;           /* PLL_DIV */
1971                 mult = MIN((value >> 7) & 0x1f, 1);     /* PLL_MULT */
1972             } else {
1973                 div = bypass_div[((value >> 2) & 3)];   /* BYPASS_DIV */
1974                 mult = 1;
1975             }
1976             omap_clk_setrate(s->dpll, div, mult);
1977         }
1978
1979         /* Enter the desired mode.  */
1980         s->mode = (s->mode & 0xfffe) | ((s->mode >> 4) & 1);
1981
1982         /* Act as if the lock is restored.  */
1983         s->mode |= 2;
1984     } else {
1985         OMAP_BAD_REG(addr);
1986     }
1987 }
1988
1989 static CPUReadMemoryFunc *omap_dpll_readfn[] = {
1990     omap_badwidth_read16,
1991     omap_dpll_read,
1992     omap_badwidth_read16,
1993 };
1994
1995 static CPUWriteMemoryFunc *omap_dpll_writefn[] = {
1996     omap_badwidth_write16,
1997     omap_dpll_write,
1998     omap_badwidth_write16,
1999 };
2000
2001 static void omap_dpll_reset(struct dpll_ctl_s *s)
2002 {
2003     s->mode = 0x2002;
2004     omap_clk_setrate(s->dpll, 1, 1);
2005 }
2006
2007 static void omap_dpll_init(struct dpll_ctl_s *s, target_phys_addr_t base,
2008                 omap_clk clk)
2009 {
2010     int iomemtype = cpu_register_io_memory(0, omap_dpll_readfn,
2011                     omap_dpll_writefn, s);
2012
2013     s->dpll = clk;
2014     omap_dpll_reset(s);
2015
2016     cpu_register_physical_memory(base, 0x100, iomemtype);
2017 }
2018
2019 /* UARTs */
2020 struct omap_uart_s {
2021     target_phys_addr_t base;
2022     SerialState *serial; /* TODO */
2023     struct omap_target_agent_s *ta;
2024     omap_clk fclk;
2025     qemu_irq irq;
2026
2027     uint8_t eblr;
2028     uint8_t syscontrol;
2029     uint8_t wkup;
2030     uint8_t cfps;
2031     uint8_t mdr[2];
2032     uint8_t scr;
2033     uint8_t clksel;
2034 };
2035
2036 static void omap_uart_save_state(QEMUFile *f, void *opaque)
2037 {
2038     struct omap_uart_s *s = (struct omap_uart_s *)opaque;
2039     
2040     qemu_put_byte(f, s->eblr);
2041     qemu_put_byte(f, s->syscontrol);
2042     qemu_put_byte(f, s->wkup);
2043     qemu_put_byte(f, s->cfps);
2044     qemu_put_byte(f, s->mdr[0]);
2045     qemu_put_byte(f, s->mdr[1]);
2046     qemu_put_byte(f, s->scr);
2047     qemu_put_byte(f, s->clksel);
2048 }
2049
2050 static int omap_uart_load_state(QEMUFile *f, void *opaque, int version_id)
2051 {
2052     struct omap_uart_s *s = (struct omap_uart_s *)opaque;
2053     
2054     if (version_id)
2055         return -EINVAL;
2056     
2057     s->eblr = qemu_get_byte(f);
2058     s->syscontrol = qemu_get_byte(f);
2059     s->wkup = qemu_get_byte(f);
2060     s->cfps = qemu_get_byte(f);
2061     s->mdr[0] = qemu_get_byte(f);
2062     s->mdr[1] = qemu_get_byte(f);
2063     s->scr = qemu_get_byte(f);
2064     s->clksel = qemu_get_byte(f);
2065     
2066     return  0;
2067 }
2068
2069 void omap_uart_reset(struct omap_uart_s *s)
2070 {
2071     s->eblr = 0x00;
2072     s->syscontrol = 0;
2073     s->wkup = 0x3f;
2074     s->cfps = 0x69;
2075     s->clksel = 0;
2076 }
2077
2078 struct omap_uart_s *omap_uart_init(target_phys_addr_t base,
2079                 qemu_irq irq, omap_clk fclk, omap_clk iclk,
2080                 qemu_irq txdma, qemu_irq rxdma, CharDriverState *chr)
2081 {
2082     struct omap_uart_s *s = (struct omap_uart_s *)
2083             qemu_mallocz(sizeof(struct omap_uart_s));
2084
2085     s->base = base;
2086     s->fclk = fclk;
2087     s->irq = irq;
2088     s->serial = serial_mm_init(base, 2, irq, omap_clk_getrate(fclk)/16,
2089                                chr ?: qemu_chr_open("null", "null", NULL), 1);
2090
2091     register_savevm("omap_uart", base >> 8, 0,
2092                     omap_uart_save_state, omap_uart_load_state, s);
2093     return s;
2094 }
2095
2096 static uint32_t omap_uart_read(void *opaque, target_phys_addr_t addr)
2097 {
2098     struct omap_uart_s *s = (struct omap_uart_s *) opaque;
2099
2100     addr &= 0xff;
2101     switch (addr) {
2102     case 0x20:  /* MDR1 */
2103         return s->mdr[0];
2104     case 0x24:  /* MDR2 */
2105         return s->mdr[1];
2106     case 0x40:  /* SCR */
2107         return s->scr;
2108     case 0x44:  /* SSR */
2109         return 0x0;
2110     case 0x48:  /* EBLR (OMAP2) */
2111         return s->eblr;
2112     case 0x4C:  /* OSC_12M_SEL (OMAP1) */
2113         return s->clksel;
2114     case 0x50:  /* MVR */
2115         return 0x30;
2116     case 0x54:  /* SYSC (OMAP2) */
2117         return s->syscontrol;
2118     case 0x58:  /* SYSS (OMAP2) */
2119         return 1;
2120     case 0x5c:  /* WER (OMAP2) */
2121         return s->wkup;
2122     case 0x60:  /* CFPS (OMAP2) */
2123         return s->cfps;
2124     }
2125
2126     OMAP_BAD_REG(addr);
2127     return 0;
2128 }
2129
2130 static void omap_uart_write(void *opaque, target_phys_addr_t addr,
2131                 uint32_t value)
2132 {
2133     struct omap_uart_s *s = (struct omap_uart_s *) opaque;
2134
2135     addr &= 0xff;
2136     switch (addr) {
2137     case 0x20:  /* MDR1 */
2138         s->mdr[0] = value & 0x7f;
2139         break;
2140     case 0x24:  /* MDR2 */
2141         s->mdr[1] = value & 0xff;
2142         break;
2143     case 0x40:  /* SCR */
2144         s->scr = value & 0xff;
2145         break;
2146     case 0x48:  /* EBLR (OMAP2) */
2147         s->eblr = value & 0xff;
2148         break;
2149     case 0x4C:  /* OSC_12M_SEL (OMAP1) */
2150         s->clksel = value & 1;
2151         break;
2152     case 0x44:  /* SSR */
2153     case 0x50:  /* MVR */
2154     case 0x58:  /* SYSS (OMAP2) */
2155         OMAP_RO_REG(addr);
2156         break;
2157     case 0x54:  /* SYSC (OMAP2) */
2158         s->syscontrol = value & 0x1d;
2159         if (value & 2)
2160             omap_uart_reset(s);
2161         break;
2162     case 0x5c:  /* WER (OMAP2) */
2163         s->wkup = value & 0x7f;
2164         break;
2165     case 0x60:  /* CFPS (OMAP2) */
2166         s->cfps = value & 0xff;
2167         break;
2168     default:
2169         OMAP_BAD_REG(addr);
2170     }
2171 }
2172
2173 static CPUReadMemoryFunc *omap_uart_readfn[] = {
2174     omap_uart_read,
2175     omap_uart_read,
2176     omap_badwidth_read8,
2177 };
2178
2179 static CPUWriteMemoryFunc *omap_uart_writefn[] = {
2180     omap_uart_write,
2181     omap_uart_write,
2182     omap_badwidth_write8,
2183 };
2184
2185 struct omap_uart_s *omap2_uart_init(struct omap_target_agent_s *ta,
2186                 qemu_irq irq, omap_clk fclk, omap_clk iclk,
2187                 qemu_irq txdma, qemu_irq rxdma, CharDriverState *chr)
2188 {
2189     target_phys_addr_t base = omap_l4_attach(ta, 0, 0);
2190     struct omap_uart_s *s = omap_uart_init(base, irq,
2191                     fclk, iclk, txdma, rxdma, chr);
2192     int iomemtype = cpu_register_io_memory(0, omap_uart_readfn,
2193                     omap_uart_writefn, s);
2194
2195     s->ta = ta;
2196
2197     cpu_register_physical_memory(base + 0x20, 0x100, iomemtype);
2198
2199     return s;
2200 }
2201
2202 void omap_uart_attach(struct omap_uart_s *s, CharDriverState *chr)
2203 {
2204     /* TODO: Should reuse or destroy current s->serial */
2205     fprintf(stderr, "%s: WARNING - this function is broken, avoid using it\n",
2206             __FUNCTION__);
2207     s->serial = serial_mm_init(s->base, 2, s->irq,
2208                                omap_clk_getrate(s->fclk) / 16,
2209                                chr ?: qemu_chr_open("null", "null", NULL),
2210                                1);
2211 }
2212
2213 /* MPU Clock/Reset/Power Mode Control */
2214 static uint32_t omap_clkm_read(void *opaque, target_phys_addr_t addr)
2215 {
2216     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
2217
2218     switch (addr) {
2219     case 0x00:  /* ARM_CKCTL */
2220         return s->clkm.arm_ckctl;
2221
2222     case 0x04:  /* ARM_IDLECT1 */
2223         return s->clkm.arm_idlect1;
2224
2225     case 0x08:  /* ARM_IDLECT2 */
2226         return s->clkm.arm_idlect2;
2227
2228     case 0x0c:  /* ARM_EWUPCT */
2229         return s->clkm.arm_ewupct;
2230
2231     case 0x10:  /* ARM_RSTCT1 */
2232         return s->clkm.arm_rstct1;
2233
2234     case 0x14:  /* ARM_RSTCT2 */
2235         return s->clkm.arm_rstct2;
2236
2237     case 0x18:  /* ARM_SYSST */
2238         return (s->clkm.clocking_scheme << 11) | s->clkm.cold_start;
2239
2240     case 0x1c:  /* ARM_CKOUT1 */
2241         return s->clkm.arm_ckout1;
2242
2243     case 0x20:  /* ARM_CKOUT2 */
2244         break;
2245     }
2246
2247     OMAP_BAD_REG(addr);
2248     return 0;
2249 }
2250
2251 static inline void omap_clkm_ckctl_update(struct omap_mpu_state_s *s,
2252                 uint16_t diff, uint16_t value)
2253 {
2254     omap_clk clk;
2255
2256     if (diff & (1 << 14)) {                             /* ARM_INTHCK_SEL */
2257         if (value & (1 << 14))
2258             /* Reserved */;
2259         else {
2260             clk = omap_findclk(s, "arminth_ck");
2261             omap_clk_reparent(clk, omap_findclk(s, "tc_ck"));
2262         }
2263     }
2264     if (diff & (1 << 12)) {                             /* ARM_TIMXO */
2265         clk = omap_findclk(s, "armtim_ck");
2266         if (value & (1 << 12))
2267             omap_clk_reparent(clk, omap_findclk(s, "clkin"));
2268         else
2269             omap_clk_reparent(clk, omap_findclk(s, "ck_gen1"));
2270     }
2271     /* XXX: en_dspck */
2272     if (diff & (3 << 10)) {                             /* DSPMMUDIV */
2273         clk = omap_findclk(s, "dspmmu_ck");
2274         omap_clk_setrate(clk, 1 << ((value >> 10) & 3), 1);
2275     }
2276     if (diff & (3 << 8)) {                              /* TCDIV */
2277         clk = omap_findclk(s, "tc_ck");
2278         omap_clk_setrate(clk, 1 << ((value >> 8) & 3), 1);
2279     }
2280     if (diff & (3 << 6)) {                              /* DSPDIV */
2281         clk = omap_findclk(s, "dsp_ck");
2282         omap_clk_setrate(clk, 1 << ((value >> 6) & 3), 1);
2283     }
2284     if (diff & (3 << 4)) {                              /* ARMDIV */
2285         clk = omap_findclk(s, "arm_ck");
2286         omap_clk_setrate(clk, 1 << ((value >> 4) & 3), 1);
2287     }
2288     if (diff & (3 << 2)) {                              /* LCDDIV */
2289         clk = omap_findclk(s, "lcd_ck");
2290         omap_clk_setrate(clk, 1 << ((value >> 2) & 3), 1);
2291     }
2292     if (diff & (3 << 0)) {                              /* PERDIV */
2293         clk = omap_findclk(s, "armper_ck");
2294         omap_clk_setrate(clk, 1 << ((value >> 0) & 3), 1);
2295     }
2296 }
2297
2298 static inline void omap_clkm_idlect1_update(struct omap_mpu_state_s *s,
2299                 uint16_t diff, uint16_t value)
2300 {
2301     omap_clk clk;
2302
2303     if (value & (1 << 11))                              /* SETARM_IDLE */
2304         cpu_interrupt(s->env, CPU_INTERRUPT_HALT);
2305     if (!(value & (1 << 10)))                           /* WKUP_MODE */
2306         qemu_system_shutdown_request(); /* XXX: disable wakeup from IRQ */
2307
2308 #define SET_CANIDLE(clock, bit)                         \
2309     if (diff & (1 << bit)) {                            \
2310         clk = omap_findclk(s, clock);                   \
2311         omap_clk_canidle(clk, (value >> bit) & 1);      \
2312     }
2313     SET_CANIDLE("mpuwd_ck", 0)                          /* IDLWDT_ARM */
2314     SET_CANIDLE("armxor_ck", 1)                         /* IDLXORP_ARM */
2315     SET_CANIDLE("mpuper_ck", 2)                         /* IDLPER_ARM */
2316     SET_CANIDLE("lcd_ck", 3)                            /* IDLLCD_ARM */
2317     SET_CANIDLE("lb_ck", 4)                             /* IDLLB_ARM */
2318     SET_CANIDLE("hsab_ck", 5)                           /* IDLHSAB_ARM */
2319     SET_CANIDLE("tipb_ck", 6)                           /* IDLIF_ARM */
2320     SET_CANIDLE("dma_ck", 6)                            /* IDLIF_ARM */
2321     SET_CANIDLE("tc_ck", 6)                             /* IDLIF_ARM */
2322     SET_CANIDLE("dpll1", 7)                             /* IDLDPLL_ARM */
2323     SET_CANIDLE("dpll2", 7)                             /* IDLDPLL_ARM */
2324     SET_CANIDLE("dpll3", 7)                             /* IDLDPLL_ARM */
2325     SET_CANIDLE("mpui_ck", 8)                           /* IDLAPI_ARM */
2326     SET_CANIDLE("armtim_ck", 9)                         /* IDLTIM_ARM */
2327 }
2328
2329 static inline void omap_clkm_idlect2_update(struct omap_mpu_state_s *s,
2330                 uint16_t diff, uint16_t value)
2331 {
2332     omap_clk clk;
2333
2334 #define SET_ONOFF(clock, bit)                           \
2335     if (diff & (1 << bit)) {                            \
2336         clk = omap_findclk(s, clock);                   \
2337         omap_clk_onoff(clk, (value >> bit) & 1);        \
2338     }
2339     SET_ONOFF("mpuwd_ck", 0)                            /* EN_WDTCK */
2340     SET_ONOFF("armxor_ck", 1)                           /* EN_XORPCK */
2341     SET_ONOFF("mpuper_ck", 2)                           /* EN_PERCK */
2342     SET_ONOFF("lcd_ck", 3)                              /* EN_LCDCK */
2343     SET_ONOFF("lb_ck", 4)                               /* EN_LBCK */
2344     SET_ONOFF("hsab_ck", 5)                             /* EN_HSABCK */
2345     SET_ONOFF("mpui_ck", 6)                             /* EN_APICK */
2346     SET_ONOFF("armtim_ck", 7)                           /* EN_TIMCK */
2347     SET_CANIDLE("dma_ck", 8)                            /* DMACK_REQ */
2348     SET_ONOFF("arm_gpio_ck", 9)                         /* EN_GPIOCK */
2349     SET_ONOFF("lbfree_ck", 10)                          /* EN_LBFREECK */
2350 }
2351
2352 static inline void omap_clkm_ckout1_update(struct omap_mpu_state_s *s,
2353                 uint16_t diff, uint16_t value)
2354 {
2355     omap_clk clk;
2356
2357     if (diff & (3 << 4)) {                              /* TCLKOUT */
2358         clk = omap_findclk(s, "tclk_out");
2359         switch ((value >> 4) & 3) {
2360         case 1:
2361             omap_clk_reparent(clk, omap_findclk(s, "ck_gen3"));
2362             omap_clk_onoff(clk, 1);
2363             break;
2364         case 2:
2365             omap_clk_reparent(clk, omap_findclk(s, "tc_ck"));
2366             omap_clk_onoff(clk, 1);
2367             break;
2368         default:
2369             omap_clk_onoff(clk, 0);
2370         }
2371     }
2372     if (diff & (3 << 2)) {                              /* DCLKOUT */
2373         clk = omap_findclk(s, "dclk_out");
2374         switch ((value >> 2) & 3) {
2375         case 0:
2376             omap_clk_reparent(clk, omap_findclk(s, "dspmmu_ck"));
2377             break;
2378         case 1:
2379             omap_clk_reparent(clk, omap_findclk(s, "ck_gen2"));
2380             break;
2381         case 2:
2382             omap_clk_reparent(clk, omap_findclk(s, "dsp_ck"));
2383             break;
2384         case 3:
2385             omap_clk_reparent(clk, omap_findclk(s, "ck_ref14"));
2386             break;
2387         }
2388     }
2389     if (diff & (3 << 0)) {                              /* ACLKOUT */
2390         clk = omap_findclk(s, "aclk_out");
2391         switch ((value >> 0) & 3) {
2392         case 1:
2393             omap_clk_reparent(clk, omap_findclk(s, "ck_gen1"));
2394             omap_clk_onoff(clk, 1);
2395             break;
2396         case 2:
2397             omap_clk_reparent(clk, omap_findclk(s, "arm_ck"));
2398             omap_clk_onoff(clk, 1);
2399             break;
2400         case 3:
2401             omap_clk_reparent(clk, omap_findclk(s, "ck_ref14"));
2402             omap_clk_onoff(clk, 1);
2403             break;
2404         default:
2405             omap_clk_onoff(clk, 0);
2406         }
2407     }
2408 }
2409
2410 static void omap_clkm_write(void *opaque, target_phys_addr_t addr,
2411                 uint32_t value)
2412 {
2413     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
2414     uint16_t diff;
2415     omap_clk clk;
2416     static const char *clkschemename[8] = {
2417         "fully synchronous", "fully asynchronous", "synchronous scalable",
2418         "mix mode 1", "mix mode 2", "bypass mode", "mix mode 3", "mix mode 4",
2419     };
2420
2421     switch (addr) {
2422     case 0x00:  /* ARM_CKCTL */
2423         diff = s->clkm.arm_ckctl ^ value;
2424         s->clkm.arm_ckctl = value & 0x7fff;
2425         omap_clkm_ckctl_update(s, diff, value);
2426         return;
2427
2428     case 0x04:  /* ARM_IDLECT1 */
2429         diff = s->clkm.arm_idlect1 ^ value;
2430         s->clkm.arm_idlect1 = value & 0x0fff;
2431         omap_clkm_idlect1_update(s, diff, value);
2432         return;
2433
2434     case 0x08:  /* ARM_IDLECT2 */
2435         diff = s->clkm.arm_idlect2 ^ value;
2436         s->clkm.arm_idlect2 = value & 0x07ff;
2437         omap_clkm_idlect2_update(s, diff, value);
2438         return;
2439
2440     case 0x0c:  /* ARM_EWUPCT */
2441         diff = s->clkm.arm_ewupct ^ value;
2442         s->clkm.arm_ewupct = value & 0x003f;
2443         return;
2444
2445     case 0x10:  /* ARM_RSTCT1 */
2446         diff = s->clkm.arm_rstct1 ^ value;
2447         s->clkm.arm_rstct1 = value & 0x0007;
2448         if (value & 9) {
2449             qemu_system_reset_request();
2450             s->clkm.cold_start = 0xa;
2451         }
2452         if (diff & ~value & 4) {                                /* DSP_RST */
2453             omap_mpui_reset(s);
2454             omap_tipb_bridge_reset(s->private_tipb);
2455             omap_tipb_bridge_reset(s->public_tipb);
2456         }
2457         if (diff & 2) {                                         /* DSP_EN */
2458             clk = omap_findclk(s, "dsp_ck");
2459             omap_clk_canidle(clk, (~value >> 1) & 1);
2460         }
2461         return;
2462
2463     case 0x14:  /* ARM_RSTCT2 */
2464         s->clkm.arm_rstct2 = value & 0x0001;
2465         return;
2466
2467     case 0x18:  /* ARM_SYSST */
2468         if ((s->clkm.clocking_scheme ^ (value >> 11)) & 7) {
2469             s->clkm.clocking_scheme = (value >> 11) & 7;
2470             printf("%s: clocking scheme set to %s\n", __FUNCTION__,
2471                             clkschemename[s->clkm.clocking_scheme]);
2472         }
2473         s->clkm.cold_start &= value & 0x3f;
2474         return;
2475
2476     case 0x1c:  /* ARM_CKOUT1 */
2477         diff = s->clkm.arm_ckout1 ^ value;
2478         s->clkm.arm_ckout1 = value & 0x003f;
2479         omap_clkm_ckout1_update(s, diff, value);
2480         return;
2481
2482     case 0x20:  /* ARM_CKOUT2 */
2483     default:
2484         OMAP_BAD_REG(addr);
2485     }
2486 }
2487
2488 static CPUReadMemoryFunc *omap_clkm_readfn[] = {
2489     omap_badwidth_read16,
2490     omap_clkm_read,
2491     omap_badwidth_read16,
2492 };
2493
2494 static CPUWriteMemoryFunc *omap_clkm_writefn[] = {
2495     omap_badwidth_write16,
2496     omap_clkm_write,
2497     omap_badwidth_write16,
2498 };
2499
2500 static uint32_t omap_clkdsp_read(void *opaque, target_phys_addr_t addr)
2501 {
2502     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
2503
2504     switch (addr) {
2505     case 0x04:  /* DSP_IDLECT1 */
2506         return s->clkm.dsp_idlect1;
2507
2508     case 0x08:  /* DSP_IDLECT2 */
2509         return s->clkm.dsp_idlect2;
2510
2511     case 0x14:  /* DSP_RSTCT2 */
2512         return s->clkm.dsp_rstct2;
2513
2514     case 0x18:  /* DSP_SYSST */
2515         return (s->clkm.clocking_scheme << 11) | s->clkm.cold_start |
2516                 (s->env->halted << 6);  /* Quite useless... */
2517     }
2518
2519     OMAP_BAD_REG(addr);
2520     return 0;
2521 }
2522
2523 static inline void omap_clkdsp_idlect1_update(struct omap_mpu_state_s *s,
2524                 uint16_t diff, uint16_t value)
2525 {
2526     omap_clk clk;
2527
2528     SET_CANIDLE("dspxor_ck", 1);                        /* IDLXORP_DSP */
2529 }
2530
2531 static inline void omap_clkdsp_idlect2_update(struct omap_mpu_state_s *s,
2532                 uint16_t diff, uint16_t value)
2533 {
2534     omap_clk clk;
2535
2536     SET_ONOFF("dspxor_ck", 1);                          /* EN_XORPCK */
2537 }
2538
2539 static void omap_clkdsp_write(void *opaque, target_phys_addr_t addr,
2540                 uint32_t value)
2541 {
2542     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
2543     uint16_t diff;
2544
2545     switch (addr) {
2546     case 0x04:  /* DSP_IDLECT1 */
2547         diff = s->clkm.dsp_idlect1 ^ value;
2548         s->clkm.dsp_idlect1 = value & 0x01f7;
2549         omap_clkdsp_idlect1_update(s, diff, value);
2550         break;
2551
2552     case 0x08:  /* DSP_IDLECT2 */
2553         s->clkm.dsp_idlect2 = value & 0x0037;
2554         diff = s->clkm.dsp_idlect1 ^ value;
2555         omap_clkdsp_idlect2_update(s, diff, value);
2556         break;
2557
2558     case 0x14:  /* DSP_RSTCT2 */
2559         s->clkm.dsp_rstct2 = value & 0x0001;
2560         break;
2561
2562     case 0x18:  /* DSP_SYSST */
2563         s->clkm.cold_start &= value & 0x3f;
2564         break;
2565
2566     default:
2567         OMAP_BAD_REG(addr);
2568     }
2569 }
2570
2571 static CPUReadMemoryFunc *omap_clkdsp_readfn[] = {
2572     omap_badwidth_read16,
2573     omap_clkdsp_read,
2574     omap_badwidth_read16,
2575 };
2576
2577 static CPUWriteMemoryFunc *omap_clkdsp_writefn[] = {
2578     omap_badwidth_write16,
2579     omap_clkdsp_write,
2580     omap_badwidth_write16,
2581 };
2582
2583 static void omap_clkm_reset(struct omap_mpu_state_s *s)
2584 {
2585     if (s->wdt && s->wdt->reset)
2586         s->clkm.cold_start = 0x6;
2587     s->clkm.clocking_scheme = 0;
2588     omap_clkm_ckctl_update(s, ~0, 0x3000);
2589     s->clkm.arm_ckctl = 0x3000;
2590     omap_clkm_idlect1_update(s, s->clkm.arm_idlect1 ^ 0x0400, 0x0400);
2591     s->clkm.arm_idlect1 = 0x0400;
2592     omap_clkm_idlect2_update(s, s->clkm.arm_idlect2 ^ 0x0100, 0x0100);
2593     s->clkm.arm_idlect2 = 0x0100;
2594     s->clkm.arm_ewupct = 0x003f;
2595     s->clkm.arm_rstct1 = 0x0000;
2596     s->clkm.arm_rstct2 = 0x0000;
2597     s->clkm.arm_ckout1 = 0x0015;
2598     s->clkm.dpll1_mode = 0x2002;
2599     omap_clkdsp_idlect1_update(s, s->clkm.dsp_idlect1 ^ 0x0040, 0x0040);
2600     s->clkm.dsp_idlect1 = 0x0040;
2601     omap_clkdsp_idlect2_update(s, ~0, 0x0000);
2602     s->clkm.dsp_idlect2 = 0x0000;
2603     s->clkm.dsp_rstct2 = 0x0000;
2604 }
2605
2606 static void omap_clkm_init(target_phys_addr_t mpu_base,
2607                 target_phys_addr_t dsp_base, struct omap_mpu_state_s *s)
2608 {
2609     int iomemtype[2] = {
2610         cpu_register_io_memory(0, omap_clkm_readfn, omap_clkm_writefn, s),
2611         cpu_register_io_memory(0, omap_clkdsp_readfn, omap_clkdsp_writefn, s),
2612     };
2613
2614     s->clkm.arm_idlect1 = 0x03ff;
2615     s->clkm.arm_idlect2 = 0x0100;
2616     s->clkm.dsp_idlect1 = 0x0002;
2617     omap_clkm_reset(s);
2618     s->clkm.cold_start = 0x3a;
2619
2620     cpu_register_physical_memory(mpu_base, 0x100, iomemtype[0]);
2621     cpu_register_physical_memory(dsp_base, 0x1000, iomemtype[1]);
2622 }
2623
2624 /* MPU I/O */
2625 struct omap_mpuio_s {
2626     qemu_irq irq;
2627     qemu_irq kbd_irq;
2628     qemu_irq *in;
2629     qemu_irq handler[16];
2630     qemu_irq wakeup;
2631
2632     uint16_t inputs;
2633     uint16_t outputs;
2634     uint16_t dir;
2635     uint16_t edge;
2636     uint16_t mask;
2637     uint16_t ints;
2638
2639     uint16_t debounce;
2640     uint16_t latch;
2641     uint8_t event;
2642
2643     uint8_t buttons[5];
2644     uint8_t row_latch;
2645     uint8_t cols;
2646     int kbd_mask;
2647     int clk;
2648 };
2649
2650 static void omap_mpuio_set(void *opaque, int line, int level)
2651 {
2652     struct omap_mpuio_s *s = (struct omap_mpuio_s *) opaque;
2653     uint16_t prev = s->inputs;
2654
2655     if (level)
2656         s->inputs |= 1 << line;
2657     else
2658         s->inputs &= ~(1 << line);
2659
2660     if (((1 << line) & s->dir & ~s->mask) && s->clk) {
2661         if ((s->edge & s->inputs & ~prev) | (~s->edge & ~s->inputs & prev)) {
2662             s->ints |= 1 << line;
2663             qemu_irq_raise(s->irq);
2664             /* TODO: wakeup */
2665         }
2666         if ((s->event & (1 << 0)) &&            /* SET_GPIO_EVENT_MODE */
2667                 (s->event >> 1) == line)        /* PIN_SELECT */
2668             s->latch = s->inputs;
2669     }
2670 }
2671
2672 static void omap_mpuio_kbd_update(struct omap_mpuio_s *s)
2673 {
2674     int i;
2675     uint8_t *row, rows = 0, cols = ~s->cols;
2676
2677     for (row = s->buttons + 4, i = 1 << 4; i; row --, i >>= 1)
2678         if (*row & cols)
2679             rows |= i;
2680
2681     qemu_set_irq(s->kbd_irq, rows && !s->kbd_mask && s->clk);
2682     s->row_latch = ~rows;
2683 }
2684
2685 static uint32_t omap_mpuio_read(void *opaque, target_phys_addr_t addr)
2686 {
2687     struct omap_mpuio_s *s = (struct omap_mpuio_s *) opaque;
2688     int offset = addr & OMAP_MPUI_REG_MASK;
2689     uint16_t ret;
2690
2691     switch (offset) {
2692     case 0x00:  /* INPUT_LATCH */
2693         return s->inputs;
2694
2695     case 0x04:  /* OUTPUT_REG */
2696         return s->outputs;
2697
2698     case 0x08:  /* IO_CNTL */
2699         return s->dir;
2700
2701     case 0x10:  /* KBR_LATCH */
2702         return s->row_latch;
2703
2704     case 0x14:  /* KBC_REG */
2705         return s->cols;
2706
2707     case 0x18:  /* GPIO_EVENT_MODE_REG */
2708         return s->event;
2709
2710     case 0x1c:  /* GPIO_INT_EDGE_REG */
2711         return s->edge;
2712
2713     case 0x20:  /* KBD_INT */
2714         return (~s->row_latch & 0x1f) && !s->kbd_mask;
2715
2716     case 0x24:  /* GPIO_INT */
2717         ret = s->ints;
2718         s->ints &= s->mask;
2719         if (ret)
2720             qemu_irq_lower(s->irq);
2721         return ret;
2722
2723     case 0x28:  /* KBD_MASKIT */
2724         return s->kbd_mask;
2725
2726     case 0x2c:  /* GPIO_MASKIT */
2727         return s->mask;
2728
2729     case 0x30:  /* GPIO_DEBOUNCING_REG */
2730         return s->debounce;
2731
2732     case 0x34:  /* GPIO_LATCH_REG */
2733         return s->latch;
2734     }
2735
2736     OMAP_BAD_REG(addr);
2737     return 0;
2738 }
2739
2740 static void omap_mpuio_write(void *opaque, target_phys_addr_t addr,
2741                 uint32_t value)
2742 {
2743     struct omap_mpuio_s *s = (struct omap_mpuio_s *) opaque;
2744     int offset = addr & OMAP_MPUI_REG_MASK;
2745     uint16_t diff;
2746     int ln;
2747
2748     switch (offset) {
2749     case 0x04:  /* OUTPUT_REG */
2750         diff = (s->outputs ^ value) & ~s->dir;
2751         s->outputs = value;
2752         while ((ln = ffs(diff))) {
2753             ln --;
2754             if (s->handler[ln])
2755                 qemu_set_irq(s->handler[ln], (value >> ln) & 1);
2756             diff &= ~(1 << ln);
2757         }
2758         break;
2759
2760     case 0x08:  /* IO_CNTL */
2761         diff = s->outputs & (s->dir ^ value);
2762         s->dir = value;
2763
2764         value = s->outputs & ~s->dir;
2765         while ((ln = ffs(diff))) {
2766             ln --;
2767             if (s->handler[ln])
2768                 qemu_set_irq(s->handler[ln], (value >> ln) & 1);
2769             diff &= ~(1 << ln);
2770         }
2771         break;
2772
2773     case 0x14:  /* KBC_REG */
2774         s->cols = value;
2775         omap_mpuio_kbd_update(s);
2776         break;
2777
2778     case 0x18:  /* GPIO_EVENT_MODE_REG */
2779         s->event = value & 0x1f;
2780         break;
2781
2782     case 0x1c:  /* GPIO_INT_EDGE_REG */
2783         s->edge = value;
2784         break;
2785
2786     case 0x28:  /* KBD_MASKIT */
2787         s->kbd_mask = value & 1;
2788         omap_mpuio_kbd_update(s);
2789         break;
2790
2791     case 0x2c:  /* GPIO_MASKIT */
2792         s->mask = value;
2793         break;
2794
2795     case 0x30:  /* GPIO_DEBOUNCING_REG */
2796         s->debounce = value & 0x1ff;
2797         break;
2798
2799     case 0x00:  /* INPUT_LATCH */
2800     case 0x10:  /* KBR_LATCH */
2801     case 0x20:  /* KBD_INT */
2802     case 0x24:  /* GPIO_INT */
2803     case 0x34:  /* GPIO_LATCH_REG */
2804         OMAP_RO_REG(addr);
2805         return;
2806
2807     default:
2808         OMAP_BAD_REG(addr);
2809         return;
2810     }
2811 }
2812
2813 static CPUReadMemoryFunc *omap_mpuio_readfn[] = {
2814     omap_badwidth_read16,
2815     omap_mpuio_read,
2816     omap_badwidth_read16,
2817 };
2818
2819 static CPUWriteMemoryFunc *omap_mpuio_writefn[] = {
2820     omap_badwidth_write16,
2821     omap_mpuio_write,
2822     omap_badwidth_write16,
2823 };
2824
2825 static void omap_mpuio_reset(struct omap_mpuio_s *s)
2826 {
2827     s->inputs = 0;
2828     s->outputs = 0;
2829     s->dir = ~0;
2830     s->event = 0;
2831     s->edge = 0;
2832     s->kbd_mask = 0;
2833     s->mask = 0;
2834     s->debounce = 0;
2835     s->latch = 0;
2836     s->ints = 0;
2837     s->row_latch = 0x1f;
2838     s->clk = 1;
2839 }
2840
2841 static void omap_mpuio_onoff(void *opaque, int line, int on)
2842 {
2843     struct omap_mpuio_s *s = (struct omap_mpuio_s *) opaque;
2844
2845     s->clk = on;
2846     if (on)
2847         omap_mpuio_kbd_update(s);
2848 }
2849
2850 struct omap_mpuio_s *omap_mpuio_init(target_phys_addr_t base,
2851                 qemu_irq kbd_int, qemu_irq gpio_int, qemu_irq wakeup,
2852                 omap_clk clk)
2853 {
2854     int iomemtype;
2855     struct omap_mpuio_s *s = (struct omap_mpuio_s *)
2856             qemu_mallocz(sizeof(struct omap_mpuio_s));
2857
2858     s->irq = gpio_int;
2859     s->kbd_irq = kbd_int;
2860     s->wakeup = wakeup;
2861     s->in = qemu_allocate_irqs(omap_mpuio_set, s, 16);
2862     omap_mpuio_reset(s);
2863
2864     iomemtype = cpu_register_io_memory(0, omap_mpuio_readfn,
2865                     omap_mpuio_writefn, s);
2866     cpu_register_physical_memory(base, 0x800, iomemtype);
2867
2868     omap_clk_adduser(clk, qemu_allocate_irqs(omap_mpuio_onoff, s, 1)[0]);
2869
2870     return s;
2871 }
2872
2873 qemu_irq *omap_mpuio_in_get(struct omap_mpuio_s *s)
2874 {
2875     return s->in;
2876 }
2877
2878 void omap_mpuio_out_set(struct omap_mpuio_s *s, int line, qemu_irq handler)
2879 {
2880     if (line >= 16 || line < 0)
2881         hw_error("%s: No GPIO line %i\n", __FUNCTION__, line);
2882     s->handler[line] = handler;
2883 }
2884
2885 void omap_mpuio_key(struct omap_mpuio_s *s, int row, int col, int down)
2886 {
2887     if (row >= 5 || row < 0)
2888         hw_error("%s: No key %i-%i\n", __FUNCTION__, col, row);
2889
2890     if (down)
2891         s->buttons[row] |= 1 << col;
2892     else
2893         s->buttons[row] &= ~(1 << col);
2894
2895     omap_mpuio_kbd_update(s);
2896 }
2897
2898 /* General-Purpose I/O */
2899 struct omap_gpio_s {
2900     qemu_irq irq;
2901     qemu_irq *in;
2902     qemu_irq handler[16];
2903
2904     uint16_t inputs;
2905     uint16_t outputs;
2906     uint16_t dir;
2907     uint16_t edge;
2908     uint16_t mask;
2909     uint16_t ints;
2910     uint16_t pins;
2911 };
2912
2913 static void omap_gpio_set(void *opaque, int line, int level)
2914 {
2915     struct omap_gpio_s *s = (struct omap_gpio_s *) opaque;
2916     uint16_t prev = s->inputs;
2917
2918     if (level)
2919         s->inputs |= 1 << line;
2920     else
2921         s->inputs &= ~(1 << line);
2922
2923     if (((s->edge & s->inputs & ~prev) | (~s->edge & ~s->inputs & prev)) &
2924                     (1 << line) & s->dir & ~s->mask) {
2925         s->ints |= 1 << line;
2926         qemu_irq_raise(s->irq);
2927     }
2928 }
2929
2930 static uint32_t omap_gpio_read(void *opaque, target_phys_addr_t addr)
2931 {
2932     struct omap_gpio_s *s = (struct omap_gpio_s *) opaque;
2933     int offset = addr & OMAP_MPUI_REG_MASK;
2934
2935     switch (offset) {
2936     case 0x00:  /* DATA_INPUT */
2937         return s->inputs & s->pins;
2938
2939     case 0x04:  /* DATA_OUTPUT */
2940         return s->outputs;
2941
2942     case 0x08:  /* DIRECTION_CONTROL */
2943         return s->dir;
2944
2945     case 0x0c:  /* INTERRUPT_CONTROL */
2946         return s->edge;
2947
2948     case 0x10:  /* INTERRUPT_MASK */
2949         return s->mask;
2950
2951     case 0x14:  /* INTERRUPT_STATUS */
2952         return s->ints;
2953
2954     case 0x18:  /* PIN_CONTROL (not in OMAP310) */
2955         OMAP_BAD_REG(addr);
2956         return s->pins;
2957     }
2958
2959     OMAP_BAD_REG(addr);
2960     return 0;
2961 }
2962
2963 static void omap_gpio_write(void *opaque, target_phys_addr_t addr,
2964                 uint32_t value)
2965 {
2966     struct omap_gpio_s *s = (struct omap_gpio_s *) opaque;
2967     int offset = addr & OMAP_MPUI_REG_MASK;
2968     uint16_t diff;
2969     int ln;
2970
2971     switch (offset) {
2972     case 0x00:  /* DATA_INPUT */
2973         OMAP_RO_REG(addr);
2974         return;
2975
2976     case 0x04:  /* DATA_OUTPUT */
2977         diff = (s->outputs ^ value) & ~s->dir;
2978         s->outputs = value;
2979         while ((ln = ffs(diff))) {
2980             ln --;
2981             if (s->handler[ln])
2982                 qemu_set_irq(s->handler[ln], (value >> ln) & 1);
2983             diff &= ~(1 << ln);
2984         }
2985         break;
2986
2987     case 0x08:  /* DIRECTION_CONTROL */
2988         diff = s->outputs & (s->dir ^ value);
2989         s->dir = value;
2990
2991         value = s->outputs & ~s->dir;
2992         while ((ln = ffs(diff))) {
2993             ln --;
2994             if (s->handler[ln])
2995                 qemu_set_irq(s->handler[ln], (value >> ln) & 1);
2996             diff &= ~(1 << ln);
2997         }
2998         break;
2999
3000     case 0x0c:  /* INTERRUPT_CONTROL */
3001         s->edge = value;
3002         break;
3003
3004     case 0x10:  /* INTERRUPT_MASK */
3005         s->mask = value;
3006         break;
3007
3008     case 0x14:  /* INTERRUPT_STATUS */
3009         s->ints &= ~value;
3010         if (!s->ints)
3011             qemu_irq_lower(s->irq);
3012         break;
3013
3014     case 0x18:  /* PIN_CONTROL (not in OMAP310 TRM) */
3015         OMAP_BAD_REG(addr);
3016         s->pins = value;
3017         break;
3018
3019     default:
3020         OMAP_BAD_REG(addr);
3021         return;
3022     }
3023 }
3024
3025 /* *Some* sources say the memory region is 32-bit.  */
3026 static CPUReadMemoryFunc *omap_gpio_readfn[] = {
3027     omap_badwidth_read16,
3028     omap_gpio_read,
3029     omap_badwidth_read16,
3030 };
3031
3032 static CPUWriteMemoryFunc *omap_gpio_writefn[] = {
3033     omap_badwidth_write16,
3034     omap_gpio_write,
3035     omap_badwidth_write16,
3036 };
3037
3038 static void omap_gpio_reset(struct omap_gpio_s *s)
3039 {
3040     s->inputs = 0;
3041     s->outputs = ~0;
3042     s->dir = ~0;
3043     s->edge = ~0;
3044     s->mask = ~0;
3045     s->ints = 0;
3046     s->pins = ~0;
3047 }
3048
3049 struct omap_gpio_s *omap_gpio_init(target_phys_addr_t base,
3050                 qemu_irq irq, omap_clk clk)
3051 {
3052     int iomemtype;
3053     struct omap_gpio_s *s = (struct omap_gpio_s *)
3054             qemu_mallocz(sizeof(struct omap_gpio_s));
3055
3056     s->irq = irq;
3057     s->in = qemu_allocate_irqs(omap_gpio_set, s, 16);
3058     omap_gpio_reset(s);
3059
3060     iomemtype = cpu_register_io_memory(0, omap_gpio_readfn,
3061                     omap_gpio_writefn, s);
3062     cpu_register_physical_memory(base, 0x1000, iomemtype);
3063
3064     return s;
3065 }
3066
3067 qemu_irq *omap_gpio_in_get(struct omap_gpio_s *s)
3068 {
3069     return s->in;
3070 }
3071
3072 void omap_gpio_out_set(struct omap_gpio_s *s, int line, qemu_irq handler)
3073 {
3074     if (line >= 16 || line < 0)
3075         hw_error("%s: No GPIO line %i\n", __FUNCTION__, line);
3076     s->handler[line] = handler;
3077 }
3078
3079 /* MicroWire Interface */
3080 struct omap_uwire_s {
3081     qemu_irq txirq;
3082     qemu_irq rxirq;
3083     qemu_irq txdrq;
3084
3085     uint16_t txbuf;
3086     uint16_t rxbuf;
3087     uint16_t control;
3088     uint16_t setup[5];
3089
3090     uWireSlave *chip[4];
3091 };
3092
3093 static void omap_uwire_transfer_start(struct omap_uwire_s *s)
3094 {
3095     int chipselect = (s->control >> 10) & 3;            /* INDEX */
3096     uWireSlave *slave = s->chip[chipselect];
3097
3098     if ((s->control >> 5) & 0x1f) {                     /* NB_BITS_WR */
3099         if (s->control & (1 << 12))                     /* CS_CMD */
3100             if (slave && slave->send)
3101                 slave->send(slave->opaque,
3102                                 s->txbuf >> (16 - ((s->control >> 5) & 0x1f)));
3103         s->control &= ~(1 << 14);                       /* CSRB */
3104         /* TODO: depending on s->setup[4] bits [1:0] assert an IRQ or
3105          * a DRQ.  When is the level IRQ supposed to be reset?  */
3106     }
3107
3108     if ((s->control >> 0) & 0x1f) {                     /* NB_BITS_RD */
3109         if (s->control & (1 << 12))                     /* CS_CMD */
3110             if (slave && slave->receive)
3111                 s->rxbuf = slave->receive(slave->opaque);
3112         s->control |= 1 << 15;                          /* RDRB */
3113         /* TODO: depending on s->setup[4] bits [1:0] assert an IRQ or
3114          * a DRQ.  When is the level IRQ supposed to be reset?  */
3115     }
3116 }
3117
3118 static uint32_t omap_uwire_read(void *opaque, target_phys_addr_t addr)
3119 {
3120     struct omap_uwire_s *s = (struct omap_uwire_s *) opaque;
3121     int offset = addr & OMAP_MPUI_REG_MASK;
3122
3123     switch (offset) {
3124     case 0x00:  /* RDR */
3125         s->control &= ~(1 << 15);                       /* RDRB */
3126         return s->rxbuf;
3127
3128     case 0x04:  /* CSR */
3129         return s->control;
3130
3131     case 0x08:  /* SR1 */
3132         return s->setup[0];
3133     case 0x0c:  /* SR2 */
3134         return s->setup[1];
3135     case 0x10:  /* SR3 */
3136         return s->setup[2];
3137     case 0x14:  /* SR4 */
3138         return s->setup[3];
3139     case 0x18:  /* SR5 */
3140         return s->setup[4];
3141     }
3142
3143     OMAP_BAD_REG(addr);
3144     return 0;
3145 }
3146
3147 static void omap_uwire_write(void *opaque, target_phys_addr_t addr,
3148                 uint32_t value)
3149 {
3150     struct omap_uwire_s *s = (struct omap_uwire_s *) opaque;
3151     int offset = addr & OMAP_MPUI_REG_MASK;
3152
3153     switch (offset) {
3154     case 0x00:  /* TDR */
3155         s->txbuf = value;                               /* TD */
3156         if ((s->setup[4] & (1 << 2)) &&                 /* AUTO_TX_EN */
3157                         ((s->setup[4] & (1 << 3)) ||    /* CS_TOGGLE_TX_EN */
3158                          (s->control & (1 << 12)))) {   /* CS_CMD */
3159             s->control |= 1 << 14;                      /* CSRB */
3160             omap_uwire_transfer_start(s);
3161         }
3162         break;
3163
3164     case 0x04:  /* CSR */
3165         s->control = value & 0x1fff;
3166         if (value & (1 << 13))                          /* START */
3167             omap_uwire_transfer_start(s);
3168         break;
3169
3170     case 0x08:  /* SR1 */
3171         s->setup[0] = value & 0x003f;
3172         break;
3173
3174     case 0x0c:  /* SR2 */
3175         s->setup[1] = value & 0x0fc0;
3176         break;
3177
3178     case 0x10:  /* SR3 */
3179         s->setup[2] = value & 0x0003;
3180         break;
3181
3182     case 0x14:  /* SR4 */
3183         s->setup[3] = value & 0x0001;
3184         break;
3185
3186     case 0x18:  /* SR5 */
3187         s->setup[4] = value & 0x000f;
3188         break;
3189
3190     default:
3191         OMAP_BAD_REG(addr);
3192         return;
3193     }
3194 }
3195
3196 static CPUReadMemoryFunc *omap_uwire_readfn[] = {
3197     omap_badwidth_read16,
3198     omap_uwire_read,
3199     omap_badwidth_read16,
3200 };
3201
3202 static CPUWriteMemoryFunc *omap_uwire_writefn[] = {
3203     omap_badwidth_write16,
3204     omap_uwire_write,
3205     omap_badwidth_write16,
3206 };
3207
3208 static void omap_uwire_reset(struct omap_uwire_s *s)
3209 {
3210     s->control = 0;
3211     s->setup[0] = 0;
3212     s->setup[1] = 0;
3213     s->setup[2] = 0;
3214     s->setup[3] = 0;
3215     s->setup[4] = 0;
3216 }
3217
3218 struct omap_uwire_s *omap_uwire_init(target_phys_addr_t base,
3219                 qemu_irq *irq, qemu_irq dma, omap_clk clk)
3220 {
3221     int iomemtype;
3222     struct omap_uwire_s *s = (struct omap_uwire_s *)
3223             qemu_mallocz(sizeof(struct omap_uwire_s));
3224
3225     s->txirq = irq[0];
3226     s->rxirq = irq[1];
3227     s->txdrq = dma;
3228     omap_uwire_reset(s);
3229
3230     iomemtype = cpu_register_io_memory(0, omap_uwire_readfn,
3231                     omap_uwire_writefn, s);
3232     cpu_register_physical_memory(base, 0x800, iomemtype);
3233
3234     return s;
3235 }
3236
3237 void omap_uwire_attach(struct omap_uwire_s *s,
3238                 uWireSlave *slave, int chipselect)
3239 {
3240     if (chipselect < 0 || chipselect > 3) {
3241         fprintf(stderr, "%s: Bad chipselect %i\n", __FUNCTION__, chipselect);
3242         exit(-1);
3243     }
3244
3245     s->chip[chipselect] = slave;
3246 }
3247
3248 /* Pseudonoise Pulse-Width Light Modulator */
3249 static void omap_pwl_update(struct omap_mpu_state_s *s)
3250 {
3251     int output = (s->pwl.clk && s->pwl.enable) ? s->pwl.level : 0;
3252
3253     if (output != s->pwl.output) {
3254         s->pwl.output = output;
3255         printf("%s: Backlight now at %i/256\n", __FUNCTION__, output);
3256     }
3257 }
3258
3259 static uint32_t omap_pwl_read(void *opaque, target_phys_addr_t addr)
3260 {
3261     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
3262     int offset = addr & OMAP_MPUI_REG_MASK;
3263
3264     switch (offset) {
3265     case 0x00:  /* PWL_LEVEL */
3266         return s->pwl.level;
3267     case 0x04:  /* PWL_CTRL */
3268         return s->pwl.enable;
3269     }
3270     OMAP_BAD_REG(addr);
3271     return 0;
3272 }
3273
3274 static void omap_pwl_write(void *opaque, target_phys_addr_t addr,
3275                 uint32_t value)
3276 {
3277     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
3278     int offset = addr & OMAP_MPUI_REG_MASK;
3279
3280     switch (offset) {
3281     case 0x00:  /* PWL_LEVEL */
3282         s->pwl.level = value;
3283         omap_pwl_update(s);
3284         break;
3285     case 0x04:  /* PWL_CTRL */
3286         s->pwl.enable = value & 1;
3287         omap_pwl_update(s);
3288         break;
3289     default:
3290         OMAP_BAD_REG(addr);
3291         return;
3292     }
3293 }
3294
3295 static CPUReadMemoryFunc *omap_pwl_readfn[] = {
3296     omap_pwl_read,
3297     omap_badwidth_read8,
3298     omap_badwidth_read8,
3299 };
3300
3301 static CPUWriteMemoryFunc *omap_pwl_writefn[] = {
3302     omap_pwl_write,
3303     omap_badwidth_write8,
3304     omap_badwidth_write8,
3305 };
3306
3307 static void omap_pwl_reset(struct omap_mpu_state_s *s)
3308 {
3309     s->pwl.output = 0;
3310     s->pwl.level = 0;
3311     s->pwl.enable = 0;
3312     s->pwl.clk = 1;
3313     omap_pwl_update(s);
3314 }
3315
3316 static void omap_pwl_clk_update(void *opaque, int line, int on)
3317 {
3318     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
3319
3320     s->pwl.clk = on;
3321     omap_pwl_update(s);
3322 }
3323
3324 static void omap_pwl_init(target_phys_addr_t base, struct omap_mpu_state_s *s,
3325                 omap_clk clk)
3326 {
3327     int iomemtype;
3328
3329     omap_pwl_reset(s);
3330
3331     iomemtype = cpu_register_io_memory(0, omap_pwl_readfn,
3332                     omap_pwl_writefn, s);
3333     cpu_register_physical_memory(base, 0x800, iomemtype);
3334
3335     omap_clk_adduser(clk, qemu_allocate_irqs(omap_pwl_clk_update, s, 1)[0]);
3336 }
3337
3338 /* Pulse-Width Tone module */
3339 static uint32_t omap_pwt_read(void *opaque, target_phys_addr_t addr)
3340 {
3341     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
3342     int offset = addr & OMAP_MPUI_REG_MASK;
3343
3344     switch (offset) {
3345     case 0x00:  /* FRC */
3346         return s->pwt.frc;
3347     case 0x04:  /* VCR */
3348         return s->pwt.vrc;
3349     case 0x08:  /* GCR */
3350         return s->pwt.gcr;
3351     }
3352     OMAP_BAD_REG(addr);
3353     return 0;
3354 }
3355
3356 static void omap_pwt_write(void *opaque, target_phys_addr_t addr,
3357                 uint32_t value)
3358 {
3359     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
3360     int offset = addr & OMAP_MPUI_REG_MASK;
3361
3362     switch (offset) {
3363     case 0x00:  /* FRC */
3364         s->pwt.frc = value & 0x3f;
3365         break;
3366     case 0x04:  /* VRC */
3367         if ((value ^ s->pwt.vrc) & 1) {
3368             if (value & 1)
3369                 printf("%s: %iHz buzz on\n", __FUNCTION__, (int)
3370                                 /* 1.5 MHz from a 12-MHz or 13-MHz PWT_CLK */
3371                                 ((omap_clk_getrate(s->pwt.clk) >> 3) /
3372                                  /* Pre-multiplexer divider */
3373                                  ((s->pwt.gcr & 2) ? 1 : 154) /
3374                                  /* Octave multiplexer */
3375                                  (2 << (value & 3)) *
3376                                  /* 101/107 divider */
3377                                  ((value & (1 << 2)) ? 101 : 107) *
3378                                  /*  49/55 divider */
3379                                  ((value & (1 << 3)) ?  49 : 55) *
3380                                  /*  50/63 divider */
3381                                  ((value & (1 << 4)) ?  50 : 63) *
3382                                  /*  80/127 divider */
3383                                  ((value & (1 << 5)) ?  80 : 127) /
3384                                  (107 * 55 * 63 * 127)));
3385             else
3386                 printf("%s: silence!\n", __FUNCTION__);
3387         }
3388         s->pwt.vrc = value & 0x7f;
3389         break;
3390     case 0x08:  /* GCR */
3391         s->pwt.gcr = value & 3;
3392         break;
3393     default:
3394         OMAP_BAD_REG(addr);
3395         return;
3396     }
3397 }
3398
3399 static CPUReadMemoryFunc *omap_pwt_readfn[] = {
3400     omap_pwt_read,
3401     omap_badwidth_read8,
3402     omap_badwidth_read8,
3403 };
3404
3405 static CPUWriteMemoryFunc *omap_pwt_writefn[] = {
3406     omap_pwt_write,
3407     omap_badwidth_write8,
3408     omap_badwidth_write8,
3409 };
3410
3411 static void omap_pwt_reset(struct omap_mpu_state_s *s)
3412 {
3413     s->pwt.frc = 0;
3414     s->pwt.vrc = 0;
3415     s->pwt.gcr = 0;
3416 }
3417
3418 static void omap_pwt_init(target_phys_addr_t base, struct omap_mpu_state_s *s,
3419                 omap_clk clk)
3420 {
3421     int iomemtype;
3422
3423     s->pwt.clk = clk;
3424     omap_pwt_reset(s);
3425
3426     iomemtype = cpu_register_io_memory(0, omap_pwt_readfn,
3427                     omap_pwt_writefn, s);
3428     cpu_register_physical_memory(base, 0x800, iomemtype);
3429 }
3430
3431 /* Real-time Clock module */
3432 struct omap_rtc_s {
3433     qemu_irq irq;
3434     qemu_irq alarm;
3435     QEMUTimer *clk;
3436
3437     uint8_t interrupts;
3438     uint8_t status;
3439     int16_t comp_reg;
3440     int running;
3441     int pm_am;
3442     int auto_comp;
3443     int round;
3444     struct tm alarm_tm;
3445     time_t alarm_ti;
3446
3447     struct tm current_tm;
3448     time_t ti;
3449     uint64_t tick;
3450 };
3451
3452 static void omap_rtc_interrupts_update(struct omap_rtc_s *s)
3453 {
3454     /* s->alarm is level-triggered */
3455     qemu_set_irq(s->alarm, (s->status >> 6) & 1);
3456 }
3457
3458 static void omap_rtc_alarm_update(struct omap_rtc_s *s)
3459 {
3460     s->alarm_ti = mktimegm(&s->alarm_tm);
3461     if (s->alarm_ti == -1)
3462         printf("%s: conversion failed\n", __FUNCTION__);
3463 }
3464
3465 static inline uint8_t omap_rtc_bcd(int num)
3466 {
3467     return ((num / 10) << 4) | (num % 10);
3468 }
3469
3470 static inline int omap_rtc_bin(uint8_t num)
3471 {
3472     return (num & 15) + 10 * (num >> 4);
3473 }
3474
3475 static uint32_t omap_rtc_read(void *opaque, target_phys_addr_t addr)
3476 {
3477     struct omap_rtc_s *s = (struct omap_rtc_s *) opaque;
3478     int offset = addr & OMAP_MPUI_REG_MASK;
3479     uint8_t i;
3480
3481     switch (offset) {
3482     case 0x00:  /* SECONDS_REG */
3483         return omap_rtc_bcd(s->current_tm.tm_sec);
3484
3485     case 0x04:  /* MINUTES_REG */
3486         return omap_rtc_bcd(s->current_tm.tm_min);
3487
3488     case 0x08:  /* HOURS_REG */
3489         if (s->pm_am)
3490             return ((s->current_tm.tm_hour > 11) << 7) |
3491                     omap_rtc_bcd(((s->current_tm.tm_hour - 1) % 12) + 1);
3492         else
3493             return omap_rtc_bcd(s->current_tm.tm_hour);
3494
3495     case 0x0c:  /* DAYS_REG */
3496         return omap_rtc_bcd(s->current_tm.tm_mday);
3497
3498     case 0x10:  /* MONTHS_REG */
3499         return omap_rtc_bcd(s->current_tm.tm_mon + 1);
3500
3501     case 0x14:  /* YEARS_REG */
3502         return omap_rtc_bcd(s->current_tm.tm_year % 100);
3503
3504     case 0x18:  /* WEEK_REG */
3505         return s->current_tm.tm_wday;
3506
3507     case 0x20:  /* ALARM_SECONDS_REG */
3508         return omap_rtc_bcd(s->alarm_tm.tm_sec);
3509
3510     case 0x24:  /* ALARM_MINUTES_REG */
3511         return omap_rtc_bcd(s->alarm_tm.tm_min);
3512
3513     case 0x28:  /* ALARM_HOURS_REG */
3514         if (s->pm_am)
3515             return ((s->alarm_tm.tm_hour > 11) << 7) |
3516                     omap_rtc_bcd(((s->alarm_tm.tm_hour - 1) % 12) + 1);
3517         else
3518             return omap_rtc_bcd(s->alarm_tm.tm_hour);
3519
3520     case 0x2c:  /* ALARM_DAYS_REG */
3521         return omap_rtc_bcd(s->alarm_tm.tm_mday);
3522
3523     case 0x30:  /* ALARM_MONTHS_REG */
3524         return omap_rtc_bcd(s->alarm_tm.tm_mon + 1);
3525
3526     case 0x34:  /* ALARM_YEARS_REG */
3527         return omap_rtc_bcd(s->alarm_tm.tm_year % 100);
3528
3529     case 0x40:  /* RTC_CTRL_REG */
3530         return (s->pm_am << 3) | (s->auto_comp << 2) |
3531                 (s->round << 1) | s->running;
3532
3533     case 0x44:  /* RTC_STATUS_REG */
3534         i = s->status;
3535         s->status &= ~0x3d;
3536         return i;
3537
3538     case 0x48:  /* RTC_INTERRUPTS_REG */
3539         return s->interrupts;
3540
3541     case 0x4c:  /* RTC_COMP_LSB_REG */
3542         return ((uint16_t) s->comp_reg) & 0xff;
3543
3544     case 0x50:  /* RTC_COMP_MSB_REG */
3545         return ((uint16_t) s->comp_reg) >> 8;
3546     }
3547
3548     OMAP_BAD_REG(addr);
3549     return 0;
3550 }
3551
3552 static void omap_rtc_write(void *opaque, target_phys_addr_t addr,
3553                 uint32_t value)
3554 {
3555     struct omap_rtc_s *s = (struct omap_rtc_s *) opaque;
3556     int offset = addr & OMAP_MPUI_REG_MASK;
3557     struct tm new_tm;
3558     time_t ti[2];
3559
3560     switch (offset) {
3561     case 0x00:  /* SECONDS_REG */
3562 #ifdef ALMDEBUG
3563         printf("RTC SEC_REG <-- %02x\n", value);
3564 #endif
3565         s->ti -= s->current_tm.tm_sec;
3566         s->ti += omap_rtc_bin(value);
3567         return;
3568
3569     case 0x04:  /* MINUTES_REG */
3570 #ifdef ALMDEBUG
3571         printf("RTC MIN_REG <-- %02x\n", value);
3572 #endif
3573         s->ti -= s->current_tm.tm_min * 60;
3574         s->ti += omap_rtc_bin(value) * 60;
3575         return;
3576
3577     case 0x08:  /* HOURS_REG */
3578 #ifdef ALMDEBUG
3579         printf("RTC HRS_REG <-- %02x\n", value);
3580 #endif
3581         s->ti -= s->current_tm.tm_hour * 3600;
3582         if (s->pm_am) {
3583             s->ti += (omap_rtc_bin(value & 0x3f) & 12) * 3600;
3584             s->ti += ((value >> 7) & 1) * 43200;
3585         } else
3586             s->ti += omap_rtc_bin(value & 0x3f) * 3600;
3587         return;
3588
3589     case 0x0c:  /* DAYS_REG */
3590 #ifdef ALMDEBUG
3591         printf("RTC DAY_REG <-- %02x\n", value);
3592 #endif
3593         s->ti -= s->current_tm.tm_mday * 86400;
3594         s->ti += omap_rtc_bin(value) * 86400;
3595         return;
3596
3597     case 0x10:  /* MONTHS_REG */
3598 #ifdef ALMDEBUG
3599         printf("RTC MTH_REG <-- %02x\n", value);
3600 #endif
3601         memcpy(&new_tm, &s->current_tm, sizeof(new_tm));
3602         new_tm.tm_mon = omap_rtc_bin(value);
3603         ti[0] = mktimegm(&s->current_tm);
3604         ti[1] = mktimegm(&new_tm);
3605
3606         if (ti[0] != -1 && ti[1] != -1) {
3607             s->ti -= ti[0];
3608             s->ti += ti[1];
3609         } else {
3610             /* A less accurate version */
3611             s->ti -= s->current_tm.tm_mon * 2592000;
3612             s->ti += omap_rtc_bin(value) * 2592000;
3613         }
3614         return;
3615
3616     case 0x14:  /* YEARS_REG */
3617 #ifdef ALMDEBUG
3618         printf("RTC YRS_REG <-- %02x\n", value);
3619 #endif
3620         memcpy(&new_tm, &s->current_tm, sizeof(new_tm));
3621         new_tm.tm_year += omap_rtc_bin(value) - (new_tm.tm_year % 100);
3622         ti[0] = mktimegm(&s->current_tm);
3623         ti[1] = mktimegm(&new_tm);
3624
3625         if (ti[0] != -1 && ti[1] != -1) {
3626             s->ti -= ti[0];
3627             s->ti += ti[1];
3628         } else {
3629             /* A less accurate version */
3630             s->ti -= (s->current_tm.tm_year % 100) * 31536000;
3631             s->ti += omap_rtc_bin(value) * 31536000;
3632         }
3633         return;
3634
3635     case 0x18:  /* WEEK_REG */
3636         return; /* Ignored */
3637
3638     case 0x20:  /* ALARM_SECONDS_REG */
3639 #ifdef ALMDEBUG
3640         printf("ALM SEC_REG <-- %02x\n", value);
3641 #endif
3642         s->alarm_tm.tm_sec = omap_rtc_bin(value);
3643         omap_rtc_alarm_update(s);
3644         return;
3645
3646     case 0x24:  /* ALARM_MINUTES_REG */
3647 #ifdef ALMDEBUG
3648         printf("ALM MIN_REG <-- %02x\n", value);
3649 #endif
3650         s->alarm_tm.tm_min = omap_rtc_bin(value);
3651         omap_rtc_alarm_update(s);
3652         return;
3653
3654     case 0x28:  /* ALARM_HOURS_REG */
3655 #ifdef ALMDEBUG
3656         printf("ALM HRS_REG <-- %02x\n", value);
3657 #endif
3658         if (s->pm_am)
3659             s->alarm_tm.tm_hour =
3660                     ((omap_rtc_bin(value & 0x3f)) % 12) +
3661                     ((value >> 7) & 1) * 12;
3662         else
3663             s->alarm_tm.tm_hour = omap_rtc_bin(value);
3664         omap_rtc_alarm_update(s);
3665         return;
3666
3667     case 0x2c:  /* ALARM_DAYS_REG */
3668 #ifdef ALMDEBUG
3669         printf("ALM DAY_REG <-- %02x\n", value);
3670 #endif
3671         s->alarm_tm.tm_mday = omap_rtc_bin(value);
3672         omap_rtc_alarm_update(s);
3673         return;
3674
3675     case 0x30:  /* ALARM_MONTHS_REG */
3676 #ifdef ALMDEBUG
3677         printf("ALM MON_REG <-- %02x\n", value);
3678 #endif
3679         s->alarm_tm.tm_mon = omap_rtc_bin(value);
3680         omap_rtc_alarm_update(s);
3681         return;
3682
3683     case 0x34:  /* ALARM_YEARS_REG */
3684 #ifdef ALMDEBUG
3685         printf("ALM YRS_REG <-- %02x\n", value);
3686 #endif
3687         s->alarm_tm.tm_year = omap_rtc_bin(value);
3688         omap_rtc_alarm_update(s);
3689         return;
3690
3691     case 0x40:  /* RTC_CTRL_REG */
3692 #ifdef ALMDEBUG
3693         printf("RTC CONTROL <-- %02x\n", value);
3694 #endif
3695         s->pm_am = (value >> 3) & 1;
3696         s->auto_comp = (value >> 2) & 1;
3697         s->round = (value >> 1) & 1;
3698         s->running = value & 1;
3699         s->status &= 0xfd;
3700         s->status |= s->running << 1;
3701         return;
3702
3703     case 0x44:  /* RTC_STATUS_REG */
3704 #ifdef ALMDEBUG
3705         printf("RTC STATUSL <-- %02x\n", value);
3706 #endif
3707         s->status &= ~((value & 0xc0) ^ 0x80);
3708         omap_rtc_interrupts_update(s);
3709         return;
3710
3711     case 0x48:  /* RTC_INTERRUPTS_REG */
3712 #ifdef ALMDEBUG
3713         printf("RTC INTRS <-- %02x\n", value);
3714 #endif
3715         s->interrupts = value;
3716         return;
3717
3718     case 0x4c:  /* RTC_COMP_LSB_REG */
3719 #ifdef ALMDEBUG
3720         printf("RTC COMPLSB <-- %02x\n", value);
3721 #endif
3722         s->comp_reg &= 0xff00;
3723         s->comp_reg |= 0x00ff & value;
3724         return;
3725
3726     case 0x50:  /* RTC_COMP_MSB_REG */
3727 #ifdef ALMDEBUG
3728         printf("RTC COMPMSB <-- %02x\n", value);
3729 #endif
3730         s->comp_reg &= 0x00ff;
3731         s->comp_reg |= 0xff00 & (value << 8);
3732         return;
3733
3734     default:
3735         OMAP_BAD_REG(addr);
3736         return;
3737     }
3738 }
3739
3740 static CPUReadMemoryFunc *omap_rtc_readfn[] = {
3741     omap_rtc_read,
3742     omap_badwidth_read8,
3743     omap_badwidth_read8,
3744 };
3745
3746 static CPUWriteMemoryFunc *omap_rtc_writefn[] = {
3747     omap_rtc_write,
3748     omap_badwidth_write8,
3749     omap_badwidth_write8,
3750 };
3751
3752 static void omap_rtc_tick(void *opaque)
3753 {
3754     struct omap_rtc_s *s = opaque;
3755
3756     if (s->round) {
3757         /* Round to nearest full minute.  */
3758         if (s->current_tm.tm_sec < 30)
3759             s->ti -= s->current_tm.tm_sec;
3760         else
3761             s->ti += 60 - s->current_tm.tm_sec;
3762
3763         s->round = 0;
3764     }
3765
3766     memcpy(&s->current_tm, localtime(&s->ti), sizeof(s->current_tm));
3767
3768     if ((s->interrupts & 0x08) && s->ti == s->alarm_ti) {
3769         s->status |= 0x40;
3770         omap_rtc_interrupts_update(s);
3771     }
3772
3773     if (s->interrupts & 0x04)
3774         switch (s->interrupts & 3) {
3775         case 0:
3776             s->status |= 0x04;
3777             qemu_irq_pulse(s->irq);
3778             break;
3779         case 1:
3780             if (s->current_tm.tm_sec)
3781                 break;
3782             s->status |= 0x08;
3783             qemu_irq_pulse(s->irq);
3784             break;
3785         case 2:
3786             if (s->current_tm.tm_sec || s->current_tm.tm_min)
3787                 break;
3788             s->status |= 0x10;
3789             qemu_irq_pulse(s->irq);
3790             break;
3791         case 3:
3792             if (s->current_tm.tm_sec ||
3793                             s->current_tm.tm_min || s->current_tm.tm_hour)
3794                 break;
3795             s->status |= 0x20;
3796             qemu_irq_pulse(s->irq);
3797             break;
3798         }
3799
3800     /* Move on */
3801     if (s->running)
3802         s->ti ++;
3803     s->tick += 1000;
3804
3805     /*
3806      * Every full hour add a rough approximation of the compensation
3807      * register to the 32kHz Timer (which drives the RTC) value. 
3808      */
3809     if (s->auto_comp && !s->current_tm.tm_sec && !s->current_tm.tm_min)
3810         s->tick += s->comp_reg * 1000 / 32768;
3811
3812     qemu_mod_timer(s->clk, s->tick);
3813 }
3814
3815 static void omap_rtc_reset(struct omap_rtc_s *s)
3816 {
3817     struct tm tm;
3818
3819     s->interrupts = 0;
3820     s->comp_reg = 0;
3821     s->running = 0;
3822     s->pm_am = 0;
3823     s->auto_comp = 0;
3824     s->round = 0;
3825     s->tick = qemu_get_clock(rt_clock);
3826     memset(&s->alarm_tm, 0, sizeof(s->alarm_tm));
3827     s->alarm_tm.tm_mday = 0x01;
3828     s->status = 1 << 7;
3829     qemu_get_timedate(&tm, 0);
3830     s->ti = mktimegm(&tm);
3831
3832     omap_rtc_alarm_update(s);
3833     omap_rtc_tick(s);
3834 }
3835
3836 struct omap_rtc_s *omap_rtc_init(target_phys_addr_t base,
3837                 qemu_irq *irq, omap_clk clk)
3838 {
3839     int iomemtype;
3840     struct omap_rtc_s *s = (struct omap_rtc_s *)
3841             qemu_mallocz(sizeof(struct omap_rtc_s));
3842
3843     s->irq = irq[0];
3844     s->alarm = irq[1];
3845     s->clk = qemu_new_timer(rt_clock, omap_rtc_tick, s);
3846
3847     omap_rtc_reset(s);
3848
3849     iomemtype = cpu_register_io_memory(0, omap_rtc_readfn,
3850                     omap_rtc_writefn, s);
3851     cpu_register_physical_memory(base, 0x800, iomemtype);
3852
3853     return s;
3854 }
3855
3856 /* Multi-channel Buffered Serial Port interfaces */
3857 struct omap_mcbsp_s {
3858     qemu_irq txirq;
3859     qemu_irq rxirq;
3860     qemu_irq txdrq;
3861     qemu_irq rxdrq;
3862
3863     uint16_t spcr[2];
3864     uint16_t rcr[2];
3865     uint16_t xcr[2];
3866     uint16_t srgr[2];
3867     uint16_t mcr[2];
3868     uint16_t pcr;
3869     uint16_t rcer[8];
3870     uint16_t xcer[8];
3871     int tx_rate;
3872     int rx_rate;
3873     int tx_req;
3874     int rx_req;
3875
3876     I2SCodec *codec;
3877     QEMUTimer *source_timer;
3878     QEMUTimer *sink_timer;
3879 };
3880
3881 static void omap_mcbsp_intr_update(struct omap_mcbsp_s *s)
3882 {
3883     int irq;
3884
3885     switch ((s->spcr[0] >> 4) & 3) {                    /* RINTM */
3886     case 0:
3887         irq = (s->spcr[0] >> 1) & 1;                    /* RRDY */
3888         break;
3889     case 3:
3890         irq = (s->spcr[0] >> 3) & 1;                    /* RSYNCERR */
3891         break;
3892     default:
3893         irq = 0;
3894         break;
3895     }
3896
3897     if (irq)
3898         qemu_irq_pulse(s->rxirq);
3899
3900     switch ((s->spcr[1] >> 4) & 3) {                    /* XINTM */
3901     case 0:
3902         irq = (s->spcr[1] >> 1) & 1;                    /* XRDY */
3903         break;
3904     case 3:
3905         irq = (s->spcr[1] >> 3) & 1;                    /* XSYNCERR */
3906         break;
3907     default:
3908         irq = 0;
3909         break;
3910     }
3911
3912     if (irq)
3913         qemu_irq_pulse(s->txirq);
3914 }
3915
3916 static void omap_mcbsp_rx_newdata(struct omap_mcbsp_s *s)
3917 {
3918     if ((s->spcr[0] >> 1) & 1)                          /* RRDY */
3919         s->spcr[0] |= 1 << 2;                           /* RFULL */
3920     s->spcr[0] |= 1 << 1;                               /* RRDY */
3921     qemu_irq_raise(s->rxdrq);
3922     omap_mcbsp_intr_update(s);
3923 }
3924
3925 static void omap_mcbsp_source_tick(void *opaque)
3926 {
3927     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
3928     static const int bps[8] = { 0, 1, 1, 2, 2, 2, -255, -255 };
3929
3930     if (!s->rx_rate)
3931         return;
3932     if (s->rx_req)
3933         printf("%s: Rx FIFO overrun\n", __FUNCTION__);
3934
3935     s->rx_req = s->rx_rate << bps[(s->rcr[0] >> 5) & 7];
3936
3937     omap_mcbsp_rx_newdata(s);
3938     qemu_mod_timer(s->source_timer, qemu_get_clock(vm_clock) + ticks_per_sec);
3939 }
3940
3941 static void omap_mcbsp_rx_start(struct omap_mcbsp_s *s)
3942 {
3943     if (!s->codec || !s->codec->rts)
3944         omap_mcbsp_source_tick(s);
3945     else if (s->codec->in.len) {
3946         s->rx_req = s->codec->in.len;
3947         omap_mcbsp_rx_newdata(s);
3948     }
3949 }
3950
3951 static void omap_mcbsp_rx_stop(struct omap_mcbsp_s *s)
3952 {
3953     qemu_del_timer(s->source_timer);
3954 }
3955
3956 static void omap_mcbsp_rx_done(struct omap_mcbsp_s *s)
3957 {
3958     s->spcr[0] &= ~(1 << 1);                            /* RRDY */
3959     qemu_irq_lower(s->rxdrq);
3960     omap_mcbsp_intr_update(s);
3961 }
3962
3963 static void omap_mcbsp_tx_newdata(struct omap_mcbsp_s *s)
3964 {
3965     s->spcr[1] |= 1 << 1;                               /* XRDY */
3966     qemu_irq_raise(s->txdrq);
3967     omap_mcbsp_intr_update(s);
3968 }
3969
3970 static void omap_mcbsp_sink_tick(void *opaque)
3971 {
3972     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
3973     static const int bps[8] = { 0, 1, 1, 2, 2, 2, -255, -255 };
3974
3975     if (!s->tx_rate)
3976         return;
3977     if (s->tx_req)
3978         printf("%s: Tx FIFO underrun\n", __FUNCTION__);
3979
3980     s->tx_req = s->tx_rate << bps[(s->xcr[0] >> 5) & 7];
3981
3982     omap_mcbsp_tx_newdata(s);
3983     qemu_mod_timer(s->sink_timer, qemu_get_clock(vm_clock) + ticks_per_sec);
3984 }
3985
3986 static void omap_mcbsp_tx_start(struct omap_mcbsp_s *s)
3987 {
3988     if (!s->codec || !s->codec->cts)
3989         omap_mcbsp_sink_tick(s);
3990     else if (s->codec->out.size) {
3991         s->tx_req = s->codec->out.size;
3992         omap_mcbsp_tx_newdata(s);
3993     }
3994 }
3995
3996 static void omap_mcbsp_tx_done(struct omap_mcbsp_s *s)
3997 {
3998     s->spcr[1] &= ~(1 << 1);                            /* XRDY */
3999     qemu_irq_lower(s->txdrq);
4000     omap_mcbsp_intr_update(s);
4001     if (s->codec && s->codec->cts)
4002         s->codec->tx_swallow(s->codec->opaque);
4003 }
4004
4005 static void omap_mcbsp_tx_stop(struct omap_mcbsp_s *s)
4006 {
4007     s->tx_req = 0;
4008     omap_mcbsp_tx_done(s);
4009     qemu_del_timer(s->sink_timer);
4010 }
4011
4012 static void omap_mcbsp_req_update(struct omap_mcbsp_s *s)
4013 {
4014     int prev_rx_rate, prev_tx_rate;
4015     int rx_rate = 0, tx_rate = 0;
4016     int cpu_rate = 1500000;     /* XXX */
4017
4018     /* TODO: check CLKSTP bit */
4019     if (s->spcr[1] & (1 << 6)) {                        /* GRST */
4020         if (s->spcr[0] & (1 << 0)) {                    /* RRST */
4021             if ((s->srgr[1] & (1 << 13)) &&             /* CLKSM */
4022                             (s->pcr & (1 << 8))) {      /* CLKRM */
4023                 if (~s->pcr & (1 << 7))                 /* SCLKME */
4024                     rx_rate = cpu_rate /
4025                             ((s->srgr[0] & 0xff) + 1);  /* CLKGDV */
4026             } else
4027                 if (s->codec)
4028                     rx_rate = s->codec->rx_rate;
4029         }
4030
4031         if (s->spcr[1] & (1 << 0)) {                    /* XRST */
4032             if ((s->srgr[1] & (1 << 13)) &&             /* CLKSM */
4033                             (s->pcr & (1 << 9))) {      /* CLKXM */
4034                 if (~s->pcr & (1 << 7))                 /* SCLKME */
4035                     tx_rate = cpu_rate /
4036                             ((s->srgr[0] & 0xff) + 1);  /* CLKGDV */
4037             } else
4038                 if (s->codec)
4039                     tx_rate = s->codec->tx_rate;
4040         }
4041     }
4042     prev_tx_rate = s->tx_rate;
4043     prev_rx_rate = s->rx_rate;
4044     s->tx_rate = tx_rate;
4045     s->rx_rate = rx_rate;
4046
4047     if (s->codec)
4048         s->codec->set_rate(s->codec->opaque, rx_rate, tx_rate);
4049
4050     if (!prev_tx_rate && tx_rate)
4051         omap_mcbsp_tx_start(s);
4052     else if (s->tx_rate && !tx_rate)
4053         omap_mcbsp_tx_stop(s);
4054
4055     if (!prev_rx_rate && rx_rate)
4056         omap_mcbsp_rx_start(s);
4057     else if (prev_tx_rate && !tx_rate)
4058         omap_mcbsp_rx_stop(s);
4059 }
4060
4061 static uint32_t omap_mcbsp_read(void *opaque, target_phys_addr_t addr)
4062 {
4063     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
4064     int offset = addr & OMAP_MPUI_REG_MASK;
4065     uint16_t ret;
4066
4067     switch (offset) {
4068     case 0x00:  /* DRR2 */
4069         if (((s->rcr[0] >> 5) & 7) < 3)                 /* RWDLEN1 */
4070             return 0x0000;
4071         /* Fall through.  */
4072     case 0x02:  /* DRR1 */
4073         if (s->rx_req < 2) {
4074             printf("%s: Rx FIFO underrun\n", __FUNCTION__);
4075             omap_mcbsp_rx_done(s);
4076         } else {
4077             s->tx_req -= 2;
4078             if (s->codec && s->codec->in.len >= 2) {
4079                 ret = s->codec->in.fifo[s->codec->in.start ++] << 8;
4080                 ret |= s->codec->in.fifo[s->codec->in.start ++];
4081                 s->codec->in.len -= 2;
4082             } else
4083                 ret = 0x0000;
4084             if (!s->tx_req)
4085                 omap_mcbsp_rx_done(s);
4086             return ret;
4087         }
4088         return 0x0000;
4089
4090     case 0x04:  /* DXR2 */
4091     case 0x06:  /* DXR1 */
4092         return 0x0000;
4093
4094     case 0x08:  /* SPCR2 */
4095         return s->spcr[1];
4096     case 0x0a:  /* SPCR1 */
4097         return s->spcr[0];
4098     case 0x0c:  /* RCR2 */
4099         return s->rcr[1];
4100     case 0x0e:  /* RCR1 */
4101         return s->rcr[0];
4102     case 0x10:  /* XCR2 */
4103         return s->xcr[1];
4104     case 0x12:  /* XCR1 */
4105         return s->xcr[0];
4106     case 0x14:  /* SRGR2 */
4107         return s->srgr[1];
4108     case 0x16:  /* SRGR1 */
4109         return s->srgr[0];
4110     case 0x18:  /* MCR2 */
4111         return s->mcr[1];
4112     case 0x1a:  /* MCR1 */
4113         return s->mcr[0];
4114     case 0x1c:  /* RCERA */
4115         return s->rcer[0];
4116     case 0x1e:  /* RCERB */
4117         return s->rcer[1];
4118     case 0x20:  /* XCERA */
4119         return s->xcer[0];
4120     case 0x22:  /* XCERB */
4121         return s->xcer[1];
4122     case 0x24:  /* PCR0 */
4123         return s->pcr;
4124     case 0x26:  /* RCERC */
4125         return s->rcer[2];
4126     case 0x28:  /* RCERD */
4127         return s->rcer[3];
4128     case 0x2a:  /* XCERC */
4129         return s->xcer[2];
4130     case 0x2c:  /* XCERD */
4131         return s->xcer[3];
4132     case 0x2e:  /* RCERE */
4133         return s->rcer[4];
4134     case 0x30:  /* RCERF */
4135         return s->rcer[5];
4136     case 0x32:  /* XCERE */
4137         return s->xcer[4];
4138     case 0x34:  /* XCERF */
4139         return s->xcer[5];
4140     case 0x36:  /* RCERG */
4141         return s->rcer[6];
4142     case 0x38:  /* RCERH */
4143         return s->rcer[7];
4144     case 0x3a:  /* XCERG */
4145         return s->xcer[6];
4146     case 0x3c:  /* XCERH */
4147         return s->xcer[7];
4148     }
4149
4150     OMAP_BAD_REG(addr);
4151     return 0;
4152 }
4153
4154 static void omap_mcbsp_writeh(void *opaque, target_phys_addr_t addr,
4155                 uint32_t value)
4156 {
4157     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
4158     int offset = addr & OMAP_MPUI_REG_MASK;
4159
4160     switch (offset) {
4161     case 0x00:  /* DRR2 */
4162     case 0x02:  /* DRR1 */
4163         OMAP_RO_REG(addr);
4164         return;
4165
4166     case 0x04:  /* DXR2 */
4167         if (((s->xcr[0] >> 5) & 7) < 3)                 /* XWDLEN1 */
4168             return;
4169         /* Fall through.  */
4170     case 0x06:  /* DXR1 */
4171         if (s->tx_req > 1) {
4172             s->tx_req -= 2;
4173             if (s->codec && s->codec->cts) {
4174                 s->codec->out.fifo[s->codec->out.len ++] = (value >> 8) & 0xff;
4175                 s->codec->out.fifo[s->codec->out.len ++] = (value >> 0) & 0xff;
4176             }
4177             if (s->tx_req < 2)
4178                 omap_mcbsp_tx_done(s);
4179         } else
4180             printf("%s: Tx FIFO overrun\n", __FUNCTION__);
4181         return;
4182
4183     case 0x08:  /* SPCR2 */
4184         s->spcr[1] &= 0x0002;
4185         s->spcr[1] |= 0x03f9 & value;
4186         s->spcr[1] |= 0x0004 & (value << 2);            /* XEMPTY := XRST */
4187         if (~value & 1)                                 /* XRST */
4188             s->spcr[1] &= ~6;
4189         omap_mcbsp_req_update(s);
4190         return;
4191     case 0x0a:  /* SPCR1 */
4192         s->spcr[0] &= 0x0006;
4193         s->spcr[0] |= 0xf8f9 & value;
4194         if (value & (1 << 15))                          /* DLB */
4195             printf("%s: Digital Loopback mode enable attempt\n", __FUNCTION__);
4196         if (~value & 1) {                               /* RRST */
4197             s->spcr[0] &= ~6;
4198             s->rx_req = 0;
4199             omap_mcbsp_rx_done(s);
4200         }
4201         omap_mcbsp_req_update(s);
4202         return;
4203
4204     case 0x0c:  /* RCR2 */
4205         s->rcr[1] = value & 0xffff;
4206         return;
4207     case 0x0e:  /* RCR1 */
4208         s->rcr[0] = value & 0x7fe0;
4209         return;
4210     case 0x10:  /* XCR2 */
4211         s->xcr[1] = value & 0xffff;
4212         return;
4213     case 0x12:  /* XCR1 */
4214         s->xcr[0] = value & 0x7fe0;
4215         return;
4216     case 0x14:  /* SRGR2 */
4217         s->srgr[1] = value & 0xffff;
4218         omap_mcbsp_req_update(s);
4219         return;
4220     case 0x16:  /* SRGR1 */
4221         s->srgr[0] = value & 0xffff;
4222         omap_mcbsp_req_update(s);
4223         return;
4224     case 0x18:  /* MCR2 */
4225         s->mcr[1] = value & 0x03e3;
4226         if (value & 3)                                  /* XMCM */
4227             printf("%s: Tx channel selection mode enable attempt\n",
4228                             __FUNCTION__);
4229         return;
4230     case 0x1a:  /* MCR1 */
4231         s->mcr[0] = value & 0x03e1;
4232         if (value & 1)                                  /* RMCM */
4233             printf("%s: Rx channel selection mode enable attempt\n",
4234                             __FUNCTION__);
4235         return;
4236     case 0x1c:  /* RCERA */
4237         s->rcer[0] = value & 0xffff;
4238         return;
4239     case 0x1e:  /* RCERB */
4240         s->rcer[1] = value & 0xffff;
4241         return;
4242     case 0x20:  /* XCERA */
4243         s->xcer[0] = value & 0xffff;
4244         return;
4245     case 0x22:  /* XCERB */
4246         s->xcer[1] = value & 0xffff;
4247         return;
4248     case 0x24:  /* PCR0 */
4249         s->pcr = value & 0x7faf;
4250         return;
4251     case 0x26:  /* RCERC */
4252         s->rcer[2] = value & 0xffff;
4253         return;
4254     case 0x28:  /* RCERD */
4255         s->rcer[3] = value & 0xffff;
4256         return;
4257     case 0x2a:  /* XCERC */
4258         s->xcer[2] = value & 0xffff;
4259         return;
4260     case 0x2c:  /* XCERD */
4261         s->xcer[3] = value & 0xffff;
4262         return;
4263     case 0x2e:  /* RCERE */
4264         s->rcer[4] = value & 0xffff;
4265         return;
4266     case 0x30:  /* RCERF */
4267         s->rcer[5] = value & 0xffff;
4268         return;
4269     case 0x32:  /* XCERE */
4270         s->xcer[4] = value & 0xffff;
4271         return;
4272     case 0x34:  /* XCERF */
4273         s->xcer[5] = value & 0xffff;
4274         return;
4275     case 0x36:  /* RCERG */
4276         s->rcer[6] = value & 0xffff;
4277         return;
4278     case 0x38:  /* RCERH */
4279         s->rcer[7] = value & 0xffff;
4280         return;
4281     case 0x3a:  /* XCERG */
4282         s->xcer[6] = value & 0xffff;
4283         return;
4284     case 0x3c:  /* XCERH */
4285         s->xcer[7] = value & 0xffff;
4286         return;
4287     }
4288
4289     OMAP_BAD_REG(addr);
4290 }
4291
4292 static void omap_mcbsp_writew(void *opaque, target_phys_addr_t addr,
4293                 uint32_t value)
4294 {
4295     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
4296     int offset = addr & OMAP_MPUI_REG_MASK;
4297
4298     if (offset == 0x04) {                               /* DXR */
4299         if (((s->xcr[0] >> 5) & 7) < 3)                 /* XWDLEN1 */
4300             return;
4301         if (s->tx_req > 3) {
4302             s->tx_req -= 4;
4303             if (s->codec && s->codec->cts) {
4304                 s->codec->out.fifo[s->codec->out.len ++] =
4305                         (value >> 24) & 0xff;
4306                 s->codec->out.fifo[s->codec->out.len ++] =
4307                         (value >> 16) & 0xff;
4308                 s->codec->out.fifo[s->codec->out.len ++] =
4309                         (value >> 8) & 0xff;
4310                 s->codec->out.fifo[s->codec->out.len ++] =
4311                         (value >> 0) & 0xff;
4312             }
4313             if (s->tx_req < 4)
4314                 omap_mcbsp_tx_done(s);
4315         } else
4316             printf("%s: Tx FIFO overrun\n", __FUNCTION__);
4317         return;
4318     }
4319
4320     omap_badwidth_write16(opaque, addr, value);
4321 }
4322
4323 static CPUReadMemoryFunc *omap_mcbsp_readfn[] = {
4324     omap_badwidth_read16,
4325     omap_mcbsp_read,
4326     omap_badwidth_read16,
4327 };
4328
4329 static CPUWriteMemoryFunc *omap_mcbsp_writefn[] = {
4330     omap_badwidth_write16,
4331     omap_mcbsp_writeh,
4332     omap_mcbsp_writew,
4333 };
4334
4335 static void omap_mcbsp_reset(struct omap_mcbsp_s *s)
4336 {
4337     memset(&s->spcr, 0, sizeof(s->spcr));
4338     memset(&s->rcr, 0, sizeof(s->rcr));
4339     memset(&s->xcr, 0, sizeof(s->xcr));
4340     s->srgr[0] = 0x0001;
4341     s->srgr[1] = 0x2000;
4342     memset(&s->mcr, 0, sizeof(s->mcr));
4343     memset(&s->pcr, 0, sizeof(s->pcr));
4344     memset(&s->rcer, 0, sizeof(s->rcer));
4345     memset(&s->xcer, 0, sizeof(s->xcer));
4346     s->tx_req = 0;
4347     s->rx_req = 0;
4348     s->tx_rate = 0;
4349     s->rx_rate = 0;
4350     qemu_del_timer(s->source_timer);
4351     qemu_del_timer(s->sink_timer);
4352 }
4353
4354 struct omap_mcbsp_s *omap_mcbsp_init(target_phys_addr_t base,
4355                 qemu_irq *irq, qemu_irq *dma, omap_clk clk)
4356 {
4357     int iomemtype;
4358     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *)
4359             qemu_mallocz(sizeof(struct omap_mcbsp_s));
4360
4361     s->txirq = irq[0];
4362     s->rxirq = irq[1];
4363     s->txdrq = dma[0];
4364     s->rxdrq = dma[1];
4365     s->sink_timer = qemu_new_timer(vm_clock, omap_mcbsp_sink_tick, s);
4366     s->source_timer = qemu_new_timer(vm_clock, omap_mcbsp_source_tick, s);
4367     omap_mcbsp_reset(s);
4368
4369     iomemtype = cpu_register_io_memory(0, omap_mcbsp_readfn,
4370                     omap_mcbsp_writefn, s);
4371     cpu_register_physical_memory(base, 0x800, iomemtype);
4372
4373     return s;
4374 }
4375
4376 static void omap_mcbsp_i2s_swallow(void *opaque, int line, int level)
4377 {
4378     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
4379
4380     if (s->rx_rate) {
4381         s->rx_req = s->codec->in.len;
4382         omap_mcbsp_rx_newdata(s);
4383     }
4384 }
4385
4386 static void omap_mcbsp_i2s_start(void *opaque, int line, int level)
4387 {
4388     struct omap_mcbsp_s *s = (struct omap_mcbsp_s *) opaque;
4389
4390     if (s->tx_rate) {
4391         s->tx_req = s->codec->out.size;
4392         omap_mcbsp_tx_newdata(s);
4393     }
4394 }
4395
4396 void omap_mcbsp_i2s_attach(struct omap_mcbsp_s *s, I2SCodec *slave)
4397 {
4398     s->codec = slave;
4399     slave->rx_swallow = qemu_allocate_irqs(omap_mcbsp_i2s_swallow, s, 1)[0];
4400     slave->tx_start = qemu_allocate_irqs(omap_mcbsp_i2s_start, s, 1)[0];
4401 }
4402
4403 /* LED Pulse Generators */
4404 struct omap_lpg_s {
4405     QEMUTimer *tm;
4406
4407     uint8_t control;
4408     uint8_t power;
4409     int64_t on;
4410     int64_t period;
4411     int clk;
4412     int cycle;
4413 };
4414
4415 static void omap_lpg_tick(void *opaque)
4416 {
4417     struct omap_lpg_s *s = opaque;
4418
4419     if (s->cycle)
4420         qemu_mod_timer(s->tm, qemu_get_clock(rt_clock) + s->period - s->on);
4421     else
4422         qemu_mod_timer(s->tm, qemu_get_clock(rt_clock) + s->on);
4423
4424     s->cycle = !s->cycle;
4425     printf("%s: LED is %s\n", __FUNCTION__, s->cycle ? "on" : "off");
4426 }
4427
4428 static void omap_lpg_update(struct omap_lpg_s *s)
4429 {
4430     int64_t on, period = 1, ticks = 1000;
4431     static const int per[8] = { 1, 2, 4, 8, 12, 16, 20, 24 };
4432
4433     if (~s->control & (1 << 6))                                 /* LPGRES */
4434         on = 0;
4435     else if (s->control & (1 << 7))                             /* PERM_ON */
4436         on = period;
4437     else {
4438         period = muldiv64(ticks, per[s->control & 7],           /* PERCTRL */
4439                         256 / 32);
4440         on = (s->clk && s->power) ? muldiv64(ticks,
4441                         per[(s->control >> 3) & 7], 256) : 0;   /* ONCTRL */
4442     }
4443
4444     qemu_del_timer(s->tm);
4445     if (on == period && s->on < s->period)
4446         printf("%s: LED is on\n", __FUNCTION__);
4447     else if (on == 0 && s->on)
4448         printf("%s: LED is off\n", __FUNCTION__);
4449     else if (on && (on != s->on || period != s->period)) {
4450         s->cycle = 0;
4451         s->on = on;
4452         s->period = period;
4453         omap_lpg_tick(s);
4454         return;
4455     }
4456
4457     s->on = on;
4458     s->period = period;
4459 }
4460
4461 static void omap_lpg_reset(struct omap_lpg_s *s)
4462 {
4463     s->control = 0x00;
4464     s->power = 0x00;
4465     s->clk = 1;
4466     omap_lpg_update(s);
4467 }
4468
4469 static uint32_t omap_lpg_read(void *opaque, target_phys_addr_t addr)
4470 {
4471     struct omap_lpg_s *s = (struct omap_lpg_s *) opaque;
4472     int offset = addr & OMAP_MPUI_REG_MASK;
4473
4474     switch (offset) {
4475     case 0x00:  /* LCR */
4476         return s->control;
4477
4478     case 0x04:  /* PMR */
4479         return s->power;
4480     }
4481
4482     OMAP_BAD_REG(addr);
4483     return 0;
4484 }
4485
4486 static void omap_lpg_write(void *opaque, target_phys_addr_t addr,
4487                 uint32_t value)
4488 {
4489     struct omap_lpg_s *s = (struct omap_lpg_s *) opaque;
4490     int offset = addr & OMAP_MPUI_REG_MASK;
4491
4492     switch (offset) {
4493     case 0x00:  /* LCR */
4494         if (~value & (1 << 6))                                  /* LPGRES */
4495             omap_lpg_reset(s);
4496         s->control = value & 0xff;
4497         omap_lpg_update(s);
4498         return;
4499
4500     case 0x04:  /* PMR */
4501         s->power = value & 0x01;
4502         omap_lpg_update(s);
4503         return;
4504
4505     default:
4506         OMAP_BAD_REG(addr);
4507         return;
4508     }
4509 }
4510
4511 static CPUReadMemoryFunc *omap_lpg_readfn[] = {
4512     omap_lpg_read,
4513     omap_badwidth_read8,
4514     omap_badwidth_read8,
4515 };
4516
4517 static CPUWriteMemoryFunc *omap_lpg_writefn[] = {
4518     omap_lpg_write,
4519     omap_badwidth_write8,
4520     omap_badwidth_write8,
4521 };
4522
4523 static void omap_lpg_clk_update(void *opaque, int line, int on)
4524 {
4525     struct omap_lpg_s *s = (struct omap_lpg_s *) opaque;
4526
4527     s->clk = on;
4528     omap_lpg_update(s);
4529 }
4530
4531 struct omap_lpg_s *omap_lpg_init(target_phys_addr_t base, omap_clk clk)
4532 {
4533     int iomemtype;
4534     struct omap_lpg_s *s = (struct omap_lpg_s *)
4535             qemu_mallocz(sizeof(struct omap_lpg_s));
4536
4537     s->tm = qemu_new_timer(rt_clock, omap_lpg_tick, s);
4538
4539     omap_lpg_reset(s);
4540
4541     iomemtype = cpu_register_io_memory(0, omap_lpg_readfn,
4542                     omap_lpg_writefn, s);
4543     cpu_register_physical_memory(base, 0x800, iomemtype);
4544
4545     omap_clk_adduser(clk, qemu_allocate_irqs(omap_lpg_clk_update, s, 1)[0]);
4546
4547     return s;
4548 }
4549
4550 /* MPUI Peripheral Bridge configuration */
4551 static uint32_t omap_mpui_io_read(void *opaque, target_phys_addr_t addr)
4552 {
4553     if (addr == OMAP_MPUI_BASE) /* CMR */
4554         return 0xfe4d;
4555
4556     OMAP_BAD_REG(addr);
4557     return 0;
4558 }
4559
4560 static CPUReadMemoryFunc *omap_mpui_io_readfn[] = {
4561     omap_badwidth_read16,
4562     omap_mpui_io_read,
4563     omap_badwidth_read16,
4564 };
4565
4566 static CPUWriteMemoryFunc *omap_mpui_io_writefn[] = {
4567     omap_badwidth_write16,
4568     omap_badwidth_write16,
4569     omap_badwidth_write16,
4570 };
4571
4572 static void omap_setup_mpui_io(struct omap_mpu_state_s *mpu)
4573 {
4574     int iomemtype = cpu_register_io_memory(0, omap_mpui_io_readfn,
4575                     omap_mpui_io_writefn, mpu);
4576     cpu_register_physical_memory(OMAP_MPUI_BASE, 0x7fff, iomemtype);
4577 }
4578
4579 /* General chip reset */
4580 static void omap1_mpu_reset(void *opaque)
4581 {
4582     struct omap_mpu_state_s *mpu = (struct omap_mpu_state_s *) opaque;
4583
4584     omap_inth_reset(mpu->ih[0]);
4585     omap_inth_reset(mpu->ih[1]);
4586     omap_dma_reset(mpu->dma);
4587     omap_mpu_timer_reset(mpu->timer[0]);
4588     omap_mpu_timer_reset(mpu->timer[1]);
4589     omap_mpu_timer_reset(mpu->timer[2]);
4590     omap_wd_timer_reset(mpu->wdt);
4591     omap_os_timer_reset(mpu->os_timer);
4592     omap_lcdc_reset(mpu->lcd);
4593     omap_ulpd_pm_reset(mpu);
4594     omap_pin_cfg_reset(mpu);
4595     omap_mpui_reset(mpu);
4596     omap_tipb_bridge_reset(mpu->private_tipb);
4597     omap_tipb_bridge_reset(mpu->public_tipb);
4598     omap_dpll_reset(&mpu->dpll[0]);
4599     omap_dpll_reset(&mpu->dpll[1]);
4600     omap_dpll_reset(&mpu->dpll[2]);
4601     omap_uart_reset(mpu->uart[0]);
4602     omap_uart_reset(mpu->uart[1]);
4603     omap_uart_reset(mpu->uart[2]);
4604     omap_mmc_reset(mpu->mmc);
4605     omap_mpuio_reset(mpu->mpuio);
4606     omap_gpio_reset(mpu->gpio);
4607     omap_uwire_reset(mpu->microwire);
4608     omap_pwl_reset(mpu);
4609     omap_pwt_reset(mpu);
4610     omap_i2c_reset(mpu->i2c[0]);
4611     omap_rtc_reset(mpu->rtc);
4612     omap_mcbsp_reset(mpu->mcbsp1);
4613     omap_mcbsp_reset(mpu->mcbsp2);
4614     omap_mcbsp_reset(mpu->mcbsp3);
4615     omap_lpg_reset(mpu->led[0]);
4616     omap_lpg_reset(mpu->led[1]);
4617     omap_clkm_reset(mpu);
4618     cpu_reset(mpu->env);
4619 }
4620
4621 static const struct omap_map_s {
4622     target_phys_addr_t phys_dsp;
4623     target_phys_addr_t phys_mpu;
4624     uint32_t size;
4625     const char *name;
4626 } omap15xx_dsp_mm[] = {
4627     /* Strobe 0 */
4628     { 0xe1010000, 0xfffb0000, 0x800, "UART1 BT" },              /* CS0 */
4629     { 0xe1010800, 0xfffb0800, 0x800, "UART2 COM" },             /* CS1 */
4630     { 0xe1011800, 0xfffb1800, 0x800, "McBSP1 audio" },          /* CS3 */
4631     { 0xe1012000, 0xfffb2000, 0x800, "MCSI2 communication" },   /* CS4 */
4632     { 0xe1012800, 0xfffb2800, 0x800, "MCSI1 BT u-Law" },        /* CS5 */
4633     { 0xe1013000, 0xfffb3000, 0x800, "uWire" },                 /* CS6 */
4634     { 0xe1013800, 0xfffb3800, 0x800, "I^2C" },                  /* CS7 */
4635     { 0xe1014000, 0xfffb4000, 0x800, "USB W2FC" },              /* CS8 */
4636     { 0xe1014800, 0xfffb4800, 0x800, "RTC" },                   /* CS9 */
4637     { 0xe1015000, 0xfffb5000, 0x800, "MPUIO" },                 /* CS10 */
4638     { 0xe1015800, 0xfffb5800, 0x800, "PWL" },                   /* CS11 */
4639     { 0xe1016000, 0xfffb6000, 0x800, "PWT" },                   /* CS12 */
4640     { 0xe1017000, 0xfffb7000, 0x800, "McBSP3" },                /* CS14 */
4641     { 0xe1017800, 0xfffb7800, 0x800, "MMC" },                   /* CS15 */
4642     { 0xe1019000, 0xfffb9000, 0x800, "32-kHz timer" },          /* CS18 */
4643     { 0xe1019800, 0xfffb9800, 0x800, "UART3" },                 /* CS19 */
4644     { 0xe101c800, 0xfffbc800, 0x800, "TIPB switches" },         /* CS25 */
4645     /* Strobe 1 */
4646     { 0xe101e000, 0xfffce000, 0x800, "GPIOs" },                 /* CS28 */
4647
4648     { 0 }
4649 };
4650
4651 static void omap_setup_dsp_mapping(const struct omap_map_s *map)
4652 {
4653     int io;
4654
4655     for (; map->phys_dsp; map ++) {
4656         io = cpu_get_physical_page_desc(map->phys_mpu);
4657
4658         cpu_register_physical_memory(map->phys_dsp, map->size, io);
4659     }
4660 }
4661
4662 void omap_mpu_wakeup(void *opaque, int irq, int req)
4663 {
4664     struct omap_mpu_state_s *mpu = (struct omap_mpu_state_s *) opaque;
4665
4666     if (mpu->env->halted)
4667         cpu_interrupt(mpu->env, CPU_INTERRUPT_EXITTB);
4668 }
4669
4670 static const struct dma_irq_map omap1_dma_irq_map[] = {
4671     { 0, OMAP_INT_DMA_CH0_6 },
4672     { 0, OMAP_INT_DMA_CH1_7 },
4673     { 0, OMAP_INT_DMA_CH2_8 },
4674     { 0, OMAP_INT_DMA_CH3 },
4675     { 0, OMAP_INT_DMA_CH4 },
4676     { 0, OMAP_INT_DMA_CH5 },
4677     { 1, OMAP_INT_1610_DMA_CH6 },
4678     { 1, OMAP_INT_1610_DMA_CH7 },
4679     { 1, OMAP_INT_1610_DMA_CH8 },
4680     { 1, OMAP_INT_1610_DMA_CH9 },
4681     { 1, OMAP_INT_1610_DMA_CH10 },
4682     { 1, OMAP_INT_1610_DMA_CH11 },
4683     { 1, OMAP_INT_1610_DMA_CH12 },
4684     { 1, OMAP_INT_1610_DMA_CH13 },
4685     { 1, OMAP_INT_1610_DMA_CH14 },
4686     { 1, OMAP_INT_1610_DMA_CH15 }
4687 };
4688
4689 /* DMA ports for OMAP1 */
4690 static int omap_validate_emiff_addr(struct omap_mpu_state_s *s,
4691                 target_phys_addr_t addr)
4692 {
4693     return addr >= OMAP_EMIFF_BASE && addr < OMAP_EMIFF_BASE + s->sdram_size;
4694 }
4695
4696 static int omap_validate_emifs_addr(struct omap_mpu_state_s *s,
4697                 target_phys_addr_t addr)
4698 {
4699     return addr >= OMAP_EMIFS_BASE && addr < OMAP_EMIFF_BASE;
4700 }
4701
4702 static int omap_validate_imif_addr(struct omap_mpu_state_s *s,
4703                 target_phys_addr_t addr)
4704 {
4705     return addr >= OMAP_IMIF_BASE && addr < OMAP_IMIF_BASE + s->sram_size;
4706 }
4707
4708 static int omap_validate_tipb_addr(struct omap_mpu_state_s *s,
4709                 target_phys_addr_t addr)
4710 {
4711     return addr >= 0xfffb0000 && addr < 0xffff0000;
4712 }
4713
4714 static int omap_validate_local_addr(struct omap_mpu_state_s *s,
4715                 target_phys_addr_t addr)
4716 {
4717     return addr >= OMAP_LOCALBUS_BASE && addr < OMAP_LOCALBUS_BASE + 0x1000000;
4718 }
4719
4720 static int omap_validate_tipb_mpui_addr(struct omap_mpu_state_s *s,
4721                 target_phys_addr_t addr)
4722 {
4723     return addr >= 0xe1010000 && addr < 0xe1020004;
4724 }
4725
4726 struct omap_mpu_state_s *omap310_mpu_init(unsigned long sdram_size,
4727                 const char *core)
4728 {
4729     int i;
4730     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *)
4731             qemu_mallocz(sizeof(struct omap_mpu_state_s));
4732     ram_addr_t imif_base, emiff_base;
4733     qemu_irq *cpu_irq;
4734     qemu_irq dma_irqs[6];
4735     int sdindex;
4736
4737     if (!core)
4738         core = "ti925t";
4739
4740     /* Core */
4741     s->mpu_model = omap310;
4742     s->env = cpu_init(core);
4743     if (!s->env) {
4744         fprintf(stderr, "Unable to find CPU definition\n");
4745         exit(1);
4746     }
4747     s->sdram_size = sdram_size;
4748     s->sram_size = OMAP15XX_SRAM_SIZE;
4749
4750     s->wakeup = qemu_allocate_irqs(omap_mpu_wakeup, s, 1)[0];
4751
4752     /* Clocks */
4753     omap_clk_init(s);
4754
4755     /* Memory-mapped stuff */
4756     cpu_register_physical_memory(OMAP_EMIFF_BASE, s->sdram_size,
4757                     (emiff_base = qemu_ram_alloc(s->sdram_size)) | IO_MEM_RAM);
4758     cpu_register_physical_memory(OMAP_IMIF_BASE, s->sram_size,
4759                     (imif_base = qemu_ram_alloc(s->sram_size)) | IO_MEM_RAM);
4760
4761     omap_clkm_init(0xfffece00, 0xe1008000, s);
4762
4763     cpu_irq = arm_pic_init_cpu(s->env);
4764     s->ih[0] = omap_inth_init(0xfffecb00, 0x100, 1, &s->irq[0],
4765                     cpu_irq[ARM_PIC_CPU_IRQ], cpu_irq[ARM_PIC_CPU_FIQ],
4766                     omap_findclk(s, "arminth_ck"));
4767     s->ih[1] = omap_inth_init(0xfffe0000, 0x800, 1, &s->irq[1],
4768                     s->ih[0]->pins[OMAP_INT_15XX_IH2_IRQ], NULL,
4769                     omap_findclk(s, "arminth_ck"));
4770
4771     for (i = 0; i < 6; i ++)
4772         dma_irqs[i] =
4773                 s->irq[omap1_dma_irq_map[i].ih][omap1_dma_irq_map[i].intr];
4774     s->dma = omap_dma_init(0xfffed800, dma_irqs, s->irq[0][OMAP_INT_DMA_LCD],
4775                            s, omap_findclk(s, "dma_ck"), omap_dma_3_1);
4776
4777     s->port[emiff    ].addr_valid = omap_validate_emiff_addr;
4778     s->port[emifs    ].addr_valid = omap_validate_emifs_addr;
4779     s->port[imif     ].addr_valid = omap_validate_imif_addr;
4780     s->port[tipb     ].addr_valid = omap_validate_tipb_addr;
4781     s->port[local    ].addr_valid = omap_validate_local_addr;
4782     s->port[tipb_mpui].addr_valid = omap_validate_tipb_mpui_addr;
4783
4784     /* Register SDRAM and SRAM DMA ports for fast transfers.  */
4785     soc_dma_port_add_mem_ram(s->dma,
4786                     emiff_base, OMAP_EMIFF_BASE, s->sdram_size);
4787     soc_dma_port_add_mem_ram(s->dma,
4788                     imif_base, OMAP_IMIF_BASE, s->sram_size);
4789
4790     s->timer[0] = omap_mpu_timer_init(0xfffec500,
4791                     s->irq[0][OMAP_INT_TIMER1],
4792                     omap_findclk(s, "mputim_ck"));
4793     s->timer[1] = omap_mpu_timer_init(0xfffec600,
4794                     s->irq[0][OMAP_INT_TIMER2],
4795                     omap_findclk(s, "mputim_ck"));
4796     s->timer[2] = omap_mpu_timer_init(0xfffec700,
4797                     s->irq[0][OMAP_INT_TIMER3],
4798                     omap_findclk(s, "mputim_ck"));
4799
4800     s->wdt = omap_wd_timer_init(0xfffec800,
4801                     s->irq[0][OMAP_INT_WD_TIMER],
4802                     omap_findclk(s, "armwdt_ck"));
4803
4804     s->os_timer = omap_os_timer_init(0xfffb9000,
4805                     s->irq[1][OMAP_INT_OS_TIMER],
4806                     omap_findclk(s, "clk32-kHz"));
4807
4808     s->lcd = omap_lcdc_init(0xfffec000, s->irq[0][OMAP_INT_LCD_CTRL],
4809                     omap_dma_get_lcdch(s->dma), imif_base, emiff_base,
4810                     omap_findclk(s, "lcd_ck"));
4811
4812     omap_ulpd_pm_init(0xfffe0800, s);
4813     omap_pin_cfg_init(0xfffe1000, s);
4814     omap_id_init(s);
4815
4816     omap_mpui_init(0xfffec900, s);
4817
4818     s->private_tipb = omap_tipb_bridge_init(0xfffeca00,
4819                     s->irq[0][OMAP_INT_BRIDGE_PRIV],
4820                     omap_findclk(s, "tipb_ck"));
4821     s->public_tipb = omap_tipb_bridge_init(0xfffed300,
4822                     s->irq[0][OMAP_INT_BRIDGE_PUB],
4823                     omap_findclk(s, "tipb_ck"));
4824
4825     omap_tcmi_init(0xfffecc00, s);
4826
4827     s->uart[0] = omap_uart_init(0xfffb0000, s->irq[1][OMAP_INT_UART1],
4828                     omap_findclk(s, "uart1_ck"),
4829                     omap_findclk(s, "uart1_ck"),
4830                     s->drq[OMAP_DMA_UART1_TX], s->drq[OMAP_DMA_UART1_RX],
4831                     serial_hds[0]);
4832     s->uart[1] = omap_uart_init(0xfffb0800, s->irq[1][OMAP_INT_UART2],
4833                     omap_findclk(s, "uart2_ck"),
4834                     omap_findclk(s, "uart2_ck"),
4835                     s->drq[OMAP_DMA_UART2_TX], s->drq[OMAP_DMA_UART2_RX],
4836                     serial_hds[0] ? serial_hds[1] : 0);
4837     s->uart[2] = omap_uart_init(0xfffb9800, s->irq[0][OMAP_INT_UART3],
4838                     omap_findclk(s, "uart3_ck"),
4839                     omap_findclk(s, "uart3_ck"),
4840                     s->drq[OMAP_DMA_UART3_TX], s->drq[OMAP_DMA_UART3_RX],
4841                     serial_hds[0] && serial_hds[1] ? serial_hds[2] : 0);
4842
4843     omap_dpll_init(&s->dpll[0], 0xfffecf00, omap_findclk(s, "dpll1"));
4844     omap_dpll_init(&s->dpll[1], 0xfffed000, omap_findclk(s, "dpll2"));
4845     omap_dpll_init(&s->dpll[2], 0xfffed100, omap_findclk(s, "dpll3"));
4846
4847     sdindex = drive_get_index(IF_SD, 0, 0);
4848     if (sdindex == -1) {
4849         fprintf(stderr, "qemu: missing SecureDigital device\n");
4850         exit(1);
4851     }
4852     s->mmc = omap_mmc_init(0xfffb7800, drives_table[sdindex].bdrv,
4853                     s->irq[1][OMAP_INT_OQN], &s->drq[OMAP_DMA_MMC_TX],
4854                     omap_findclk(s, "mmc_ck"));
4855
4856     s->mpuio = omap_mpuio_init(0xfffb5000,
4857                     s->irq[1][OMAP_INT_KEYBOARD], s->irq[1][OMAP_INT_MPUIO],
4858                     s->wakeup, omap_findclk(s, "clk32-kHz"));
4859
4860     s->gpio = omap_gpio_init(0xfffce000, s->irq[0][OMAP_INT_GPIO_BANK1],
4861                     omap_findclk(s, "arm_gpio_ck"));
4862
4863     s->microwire = omap_uwire_init(0xfffb3000, &s->irq[1][OMAP_INT_uWireTX],
4864                     s->drq[OMAP_DMA_UWIRE_TX], omap_findclk(s, "mpuper_ck"));
4865
4866     omap_pwl_init(0xfffb5800, s, omap_findclk(s, "armxor_ck"));
4867     omap_pwt_init(0xfffb6000, s, omap_findclk(s, "armxor_ck"));
4868
4869     s->i2c[0] = omap_i2c_init(0xfffb3800, s->irq[1][OMAP_INT_I2C],
4870                     &s->drq[OMAP_DMA_I2C_RX], omap_findclk(s, "mpuper_ck"));
4871
4872     s->rtc = omap_rtc_init(0xfffb4800, &s->irq[1][OMAP_INT_RTC_TIMER],
4873                     omap_findclk(s, "clk32-kHz"));
4874
4875     s->mcbsp1 = omap_mcbsp_init(0xfffb1800, &s->irq[1][OMAP_INT_McBSP1TX],
4876                     &s->drq[OMAP_DMA_MCBSP1_TX], omap_findclk(s, "dspxor_ck"));
4877     s->mcbsp2 = omap_mcbsp_init(0xfffb1000, &s->irq[0][OMAP_INT_310_McBSP2_TX],
4878                     &s->drq[OMAP_DMA_MCBSP2_TX], omap_findclk(s, "mpuper_ck"));
4879     s->mcbsp3 = omap_mcbsp_init(0xfffb7000, &s->irq[1][OMAP_INT_McBSP3TX],
4880                     &s->drq[OMAP_DMA_MCBSP3_TX], omap_findclk(s, "dspxor_ck"));
4881
4882     s->led[0] = omap_lpg_init(0xfffbd000, omap_findclk(s, "clk32-kHz"));
4883     s->led[1] = omap_lpg_init(0xfffbd800, omap_findclk(s, "clk32-kHz"));
4884
4885     /* Register mappings not currenlty implemented:
4886      * MCSI2 Comm       fffb2000 - fffb27ff (not mapped on OMAP310)
4887      * MCSI1 Bluetooth  fffb2800 - fffb2fff (not mapped on OMAP310)
4888      * USB W2FC         fffb4000 - fffb47ff
4889      * Camera Interface fffb6800 - fffb6fff
4890      * USB Host         fffba000 - fffba7ff
4891      * FAC              fffba800 - fffbafff
4892      * HDQ/1-Wire       fffbc000 - fffbc7ff
4893      * TIPB switches    fffbc800 - fffbcfff
4894      * Mailbox          fffcf000 - fffcf7ff
4895      * Local bus IF     fffec100 - fffec1ff
4896      * Local bus MMU    fffec200 - fffec2ff
4897      * DSP MMU          fffed200 - fffed2ff
4898      */
4899
4900     omap_setup_dsp_mapping(omap15xx_dsp_mm);
4901     omap_setup_mpui_io(s);
4902
4903     qemu_register_reset(omap1_mpu_reset, 0, s);
4904
4905     return s;
4906 }